
飞利浦半导体
产品speci fi cation
CMOS双路通用串行通信控制器
( CDUSCC )
SC68C562
RESETN
t
RELREH
SD00205
图1.复位时序
范围
符号
t
RELREH
参数
RESETN低到高RESETN
t
ADVCSL
A1–A6
工业SC68C562
民
200
最大
商业SC68C562
民
200
最大
单位
ns
t
RWHCSL
R / WN
t
CSLADI
t
CSLCSH
t
CSHRWL
CSN
t
CSHCSL
t
CSLDDV
D0–D7
无效
t
CSLDDA
DTACKn
12
t
CSLDAL
t
DALCSH
数据有效
t
DDVDAL
t
CSHDDF
无效
t
CSHDDI
t
CSHDAH
t
CSHDAZ
SD00254
图2.读周期总线时序
次代表14.745MHz的X1时钟频率
范围
符号
t
ADVCSL
t
RWHCSL
t
CSHRWL
t
CSHCSL
t
CSLDDV
t
CSHDDF
t
DDVDAL
t
DALCSH
t
CSLDAL13
t
CSHDAH
t
CSHDAZ
t
CSLADI
t
CSLCSH
t
CSLDDA
t
CSHDDI
参数
A0 -A6有效的南航低
RWN高到低CSN
CSN高到低RWN
CSN高CSN
低
8
CSN低到读取数据有效
CSN高到数据总线浮动
读取数据有效到DTACKN
DTACKN低到高CSN
9
CSN低到DTACKN低
9
CSN高DTACKN高
CSN高DTACKN高阻抗
CSN低到地址无效
CSN低到高CSN
CSN低到数据总线驱动器活跃
9
CSN高数据无效
60
150
5
5
低
9
20
0
30
)
1
f
CL
140
)
1.5
f
CL
60
90
50
130
10
5
工业SC68C562
民
10
10
20
50
150
50
20
0
40
)
1
f
CL
130
)
1.5
f
CL
60
90
最大
商业SC68C562
民
5
5
10
30
130
40
最大
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
1998年9月04
9