位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第711页 > HYS72D32300GU-5-B > HYS72D32300GU-5-B PDF资料 > HYS72D32300GU-5-B PDF资料1第15页

HYS[64/72]D[16x01/32x00/64x20][G/E]U-[5/6/7/8]-B
无缓冲DDR SDRAM模块
引脚配置
S1
S0
DQS0
DM0/DQS9
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQS4
DM4/DQS13
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D0
D9
D4
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D13
DQS1
DM1/DQS10
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQS5
DM5/DQS14
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D1
D10
D5
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D14
DQS2
DM2/DQS11
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQS6
DM6/DQS15
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D2
D11
D6
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D15
DQS3
DM3/DQS12
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQS7
DM7/DQS16
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D3
D12
D7
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
D16
DQS8
DM8/DQS17
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
V
DD
SPD
V
DD
/V
DDQ
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
DM
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
S
的DQ
SPD
D0 - D17
D0 - D17
D0 - D17
V
REF
V
SS
V
DDID
表带:见注4
*时钟布线
时钟
SDRAM的
输入
*CK0/CK0
*CK1/CK1
*CK2/CK2
6 SDRAM的
6 SDRAM的
6 SDRAM的
D8
D17
BA0 - BA1
A0 - A13
CKE1
RAS
CAS
CKE0
WE
BA0 - BA1 : SDRAM的D0 - D17
A0 - A13 : SDRAM的D0 - D17
CKE : SDRAM的D9 - D17
RAS : SDRAM的D0 - D17
CAS : SDRAM的D0 - D17
CKE : SDRAM的D0 - D8
WE: SDRAM的D0 - D17
串行PD
SCL
WP
A0
SA0
A1
SA1
A2
SA2
注意事项:
1. DQ到I / O接线如图推荐
但也可以改变。
2. DQ / DQS / DM / CKE / S的关系必须是
保持如图所示。
3. DQ , DQS , DM / DQS电阻: 22欧姆± 5 % 。
4. V
DDID
表带连接
SDA
(对于存储设备V
DD
, V
DDQ
):
表带出来(开) : V
DD
= V
DDQ
表带(V
SS
): V
DD
≠
V
DDQ
5. BAX ,斧, RAS , CAS,WE电阻: 3欧姆
+5%
*每个时钟加载线
表/接线图
图5
框图 - 两个等级64M
×
72 DDR- SDRAM我DIMM HYS72D64x20GU使用
×
8
有组织的SDRAM
数据表
15
V1.1, 2003-07