位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1561页 > ST72F324K6T6 > ST72F324K6T6 PDF资料 > ST72F324K6T6 PDF资料1第19页

ST72324J/K
5中央处理器
5.1简介
该CPU拥有完整的8位架构,并包含
6内部寄存器,允许高效的8位数据
操纵。
5.2主要特点
s
s
s
5.3 CPU寄存器
中示出的6个CPU寄存器
图8
不
存在于存储器映射和被访问
通过具体的说明。
累加器(A)
累加器是一个8位通用稳压
存器用来保存操作数和的结果
算术和逻辑运算,并操纵
数据。
变址寄存器( X和Y)
这些8位寄存器用来创造效益
地址或用于数据的临时存储区
操纵。 (交叉汇编生成
先于指令(PRE)以指示该跟着
下一条指令是指寄存器Y 。 )
在Y寄存器不受中断自动
马蒂奇程序。
程序计数器(PC)的
程序计数器是一个16位寄存器包含
将要执行的下一条指令的地址
由CPU 。它是由两个8位寄存器的PCL
(程序计数器低这是LSB)和PCH
(程序计数器高这是MSB) 。
s
s
s
s
s
启用执行63条基本指令
快速8位8位乘法
17主要寻址模式(与间接
寻址模式)
两个8位索引寄存器
16位堆栈指针
低功耗HALT和等待模式
优先级可屏蔽硬件中断
不可屏蔽的软件/硬件中断
图8. CPU寄存器
7
复位值= XXh时
7
复位值= XXh时
7
复位值= XXh时
15
PCH
8 7
的PCl
0
程序计数器
RESET VALUE =复位向量@ FFFEH - FFFFh时
7
0
条件码寄存器
1 I1 ^ h I0 N个Z
复位值= 1 1 1 X 1 X X X
15
8 7
0
堆栈指针
RESET VALUE = STACK较高地址
X =未定义的值
0
变址寄存器
0
X变址寄存器
0
累加器
19/156