
TPIC44H01
4通道串行和并行高端前置FET驱动器
SLIS088 - 1998年9月
操作原理
串行数据操作
该TPIC44H01提供了一个串行接口与主控单片机接收控制数据,并返回错误数据
到主控制器。串行接口的操作,假定所有并行输入端, IN1 - 4,是低的。该
串行接口包括:
SCLK
CS
SDI
SDO
串行时钟
片选(低电平有效)
串行数据输入
串行数据输出
从高分到低分的CS过渡后,在SDI引脚串行数据移位, MSB在前,为串行输入移位
在SCLK从低到高的转变寄存器。 8个SCLK周期是必需的(见表1)来移动第一数据
位从LSB到移位寄存器的最高有效位。 8个SCLK周期从低到高的转变之前,必须发生
CS以保证输出的适当控制。不到8个时钟周期将导致错误的数据被锁存到
输出控制缓冲器。十六位的数据可以被转移到装置中,但在第一个八位移出是
总的故障数据和最后8比特移位总是输出控制数据。由低到高的转变
在CS将锁存的位1 - 4串行移位寄存器到输出控制缓冲液中,位5 - 7成尖峰脉冲计时器
控制寄存器和8位进入睡眠状态锁存器。在SDI第1位为逻辑0 -4会变成相应的栅极驱动
输出关闭(该通道提供所述并行输入处于逻辑低状态) ;同样,逻辑1将依次输出
上。位的功能5 - 图7是在表4中的逻辑1中的SDI位8将使睡眠状态和一个逻辑详细0将
维持正常运作。
表1.串行数据输入移位寄存器位分配
SDI ,标准协议( 8个SCLK )
最低位
(后进)
SDI
B1
IN1
B2
IN2
B3
IN3
移位方向
B4
IN4
B5
DG1
B6
DG2
B7
DG3
最高位
(第一)
B8
睡觉
表2.串行数据输出移位寄存器位分配
SDO ,故障位协议( 8个SCLK )
最高位
(第一列)
SDO
B8
F4B
B7
F4A
B6
F3B
移位方向
B5
F3A
B4
F2B
B3
F2A
B2
F1B
最低位
(最后输出)
B1
F1A
表3.故障位编码
故障状态
正常 - 无故障
过电压
负载开路
过电流
短期至地面
FXB
X
0
0
1
1
FXA
X
0
1
0
1
FLT
1
0
0
0
0
邮政信箱655303
达拉斯,德克萨斯州75265
11