
MVTX2604
15.2.2
球 - 非托管模式信号说明
符号
I / O
数据表
球没有(S )
描述
I
2
C接口注意:在非托管模式下,使用我
2
C和串行控制接口来配置系统
A24
A25
SCL
SDA
产量
I / O - TS带内部上拉
up
I
2
C数据时钟
I
2
C数据I / O
串行控制接口
A26
B26
C25
频闪
D0
AUTOFD
输入与内部弱
撩
输入与内部弱
撩
输出上拉
串行触发引脚
串行数据输入
串行数据输出( AutoFD )
帧缓存接口
D20 ,B21, D19 ,
E19 , D18 , E18 ,
D17 , E17 , D16 ,
E16 , D15 , E15 ,
D14 , E14 , D13 ,
E13 ,D21, E21 ,
A18 , B18 , C18 ,
A17 , B17 , C17 ,
A16, B16 ,C16,
A15, B15 ,C15,
A14 , B14 , D9 , E9 ,
D8 , E8 , D7 , E7 ,
D6 ,E6, D5 ,E5,
D4 ,E4, D3,E3 ,
D2 ,E2, A7 ,B7,
A6 ,B6, C6 ,A5
B5,C5 ,A4,B4 ,
C4, A3,B3, C3,
B2,C2
C14 , A13 , B13 ,
C13 ,A12 ,B12
C12 ,A11, B11,
C11 , D11 , E11 ,
A10 ,B10, D10,
E10 ,A8, C7
B8
C1
C9
LA_D [63 :0]的
I / O - TS与拉
帧银行A-数据位[ 63 : 0 ]
LA_A [20: 3]
产量
帧银行A - 地址位
[20:3]
LA_ADSC #
LA_CLK
LA_WE #
输出上拉
输出上拉
输出上拉
帧银行A地址状态
控制
银行帧时钟输入
帧银行的写入芯片
选择一个层SRAM
应用
134
卓联半导体公司