
ST72321J
电源电流特性
(续)
12.4.2等待和SLOW等待模式(闪存设备)
符号
参数
3.8V≤V
DD
≤5.5V
在等待模式电源电流
2)
(见
图72 )
I
DD
在慢速等待模式电源电流
2)
(见
图73)
条件
f
OSC
= 2MHz的,女
中央处理器
=1MHz
f
OSC
= 4MHz时,女
中央处理器
=2MHz
f
OSC
= 8MHz的,女
中央处理器
=4MHz
f
OSC
= 16MHz时,女
中央处理器
=8MHz
f
OSC
= 2MHz的,女
中央处理器
=62.5kHz
f
OSC
= 4MHz时,女
中央处理器
=125kHz
f
OSC
= 8MHz的,女
中央处理器
=250kHz
f
OSC
= 16MHz时,女
中央处理器
=500kHz
典型值
1.0
1.5
2.5
4.5
0.58
0.65
0.77
1.05
最大
1)
3.0
4.0
5.0
7.0
1.2
1.3
1.8
2.0
单位
mA
mA
图72.典型I
DD
在等待与F
中央处理器
6
5
4
图73.典型I
DD
在SLOW -WAIT与F
中央处理器
1.20
1.00
0.80
8MHz
4MHz
2MHz
1MHz
500kHz
250kHz
125kHz
62.5kHz
IDD (MA )
3
2
1
0
3.2
3.6
4
4.4
4.8
5.2
5.5
)
0.60
0.40
0.20
0.00
3.2
3.6
4
4.4
4.8
5.2
5.5
Vdd的(V)的
(
Vdd的(V)的
注意事项:
1.数据基于特性数据,在V在产品测试
DD
最大。和f
中央处理器
马克斯。
2.测量完成后在下列条件:
- 从RAM执行课程校,与RAM访问CPU上运行。从闪存执行代码时,增加消费
为50%。
- 所有的I / O引脚的输入模式在V静态值
DD
或V
SS
(无负载)
- 在复位状态的所有外围设备。
- CSS和LVD禁用。
- 时钟输入( OSC1 )由外部方波驱动。
- 在慢速和SLOW等待模式中,f
中央处理器
是基于F
OSC
除以32 。
以获得该装置的总电流消耗,添加时钟源(节
12.5.3
和
第12.5.4 )
和
外设功耗(第
12.4.7).
140/179