位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第942页 > TS68040DESC01YCA > TS68040DESC01YCA PDF资料 > TS68040DESC01YCA PDF资料1第3页

TS68040
介绍
该TS68040是增强, 32位, HCMOS微处理器,结合了英特
GER单位处理TS68030微处理器具有独立的功能,
4K字节的数据和指令高速缓存和一个片上FPU 。该TS68040维护
32位寄存器提供与整个TS68000族以及32位地址
和数据路径,丰富的指令集,和通用的寻址模式。指令execu-
化收益并联接入到内部缓存, MMU操作和总线
控制器活动。此外,整数单元被用于高级语言优化
环境。
该TS68040 FPU是用户对象的码与TS68882浮点兼容
协处理器,符合ANSI / IEEE标准754二进制浮点arith-
metic 。该FPU进行了优化执行的最常用的子集
TS68882指令集,包括额外的指令格式为单dou-
结果BLE -精度四舍五入。在FPU浮点指令的执行
的同时在整数单元整数指令。
在MMU的支持多处理,通过翻译逻辑虚拟内存系统
地址,以使用存储在存储器中的转换表的物理地址。在MMU的
存储最近使用过的地址映射在两个独立的ATC -片。当ATC
包含用于由处理器,一个翻译所需的总线周期的物理地址
表搜索被避免和物理地址被立刻供给,没有涉及任何
推迟进行地址转换。每MMU有两个透明的转换寄存器可用
能够定义一对一的映射地址空间段由大小不等
16M字节为4G字节的每一个。
每MMU提供只读,并以页为单位的主管只保护。另外,
进程可以通过分配每个唯一的表给出分离的地址空间
结构和更新后,任务调剂根指针。孤立的地址空间亲
TECT独立过程的完整性。
的指令和数据高速缓存从机器的其余部分独立地运作,
存储信息用于由执行单元快速访问。每个高速缓存驻留在其自己的
内部地址总线及内部数据总线,允许同时访问两个。该
数据缓存提供了一个可以在配置直写或回写模式,写操作
页逐页的基础。
该TS68040总线控制器支持高速,非复用,同步
外部总线接口,它允许下面的传输大小:字节,字(2字节) ,
长字(4字节) ,和线路(16个字节)。行访问都使用突发传输进行
FERS的读取和写入操作来提供高数据传输率。
3
2116A–HIREL–09/02