添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第942页 > TS68040DESC01YCA > TS68040DESC01YCA PDF资料 > TS68040DESC01YCA PDF资料1第1页
特点
26-42 MIPS整数性能
3.5-5.6 MFLOPS浮点性能
IEEE 754兼容FPU
独立指令和数据MMU的
4K字节的物理指令缓存和4K字节的物理数据缓存访问的
同时
32位非复用的外部地址和数据总线与同步接口
用户目标代码与所有早期TS68000微处理器兼容
通过总线侦听多主机/多处理器支持
并发整数单元, FPU , MMU ,总线控制器和总线窥探者最大化
吞吐量
4G字节直接寻址范围
软件支持包括优化C编译器和UNIX
System V的港口
IEEE P 1149-1测试模式( JTAG )
F = 25兆赫, 33兆赫; V
CC
= 5V ± 5% ; P
D
= 7W
在TS88915T时钟驱动器的使用建议
三阶
GENERATION
32-bit
微处理器
TS68040
描述
该TS68040是Atmel的第三代68000兼容,高性能, 32位
位微处理器。该TS68040是一个虚拟存储器微处理器用人
多个并行执行单元和一个高度集成的体系结构,以提供
非常高的性能在单片HCMOS器件。在一块芯片上,所述TS68040
集成了68030兼容的整数单元,一个IEEE 754兼容浮点单元
( FPU ) ,并完全独立指令和数据的需求分页内存管理
精神疾病单元(MMU ) ,包括4K字节的独立指令和数据高速缓存。一
的指令执行的并行性程度高时,通过使用多取得
PLE独立的执行管线,多个内部总线,以及一个完整的内部
哈佛体系结构,包括独立的物理高速缓存用于指令和数据
访问。该TS68040还直接支持的高速缓存一致性,在多应用程序
阳离子专用的片上总线监视逻辑。
该TS68040与TS68000以前成员的用户对象的代码兼容
家庭与专门优化,以减少编译器gener-的执行时间
成的代码。 68040 HCMOS技术,提供速度之间的理想平衡,
功率和物理装置的尺寸。
图1是本TS68040的一个简化框图。指令执行的用户喉─
林立在这两个整数单元和FPU 。独立的数据和指令MMU的控制
主高速缓存和地址转换缓存( ATC中) 。在ATC中加快对数
的iCal - 物理地址转换通过存储最近使用的翻译。公交车
窥探者电路确保缓存的一致性,在多和多
应用程序。
筛选
MIL-STD-883
DESC 。绘画5962-93143
爱特梅尔标准
修订版2116A - HIREL , 9月2日
1
首页
上一页
1
共49页

深圳市碧威特网络技术有限公司