添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第174页 > CY29352AIT > CY29352AIT PDF资料 > CY29352AIT PDF资料1第1页
CY29352
2.5V或3.3V , 200兆赫, 11路输出
零延迟缓冲器
特点
输出频率范围: 16.67 MHz至200 MHz的
输入频率范围: 16.67 MHz至200 MHz的
2.5V或3.3V操作
拆分2.5V / 3.3V输出
± 2 %最大输出占空比变化
11时钟输出:驱动多达22个时钟线
LVCMOS的参考时钟输入
125 ps的最大输出输出扭曲
PLL旁路模式
流传意识到
输出使能/禁用
引脚MPC9352和MPC952兼容
工业温度范围: -40 ° C至+ 85°C
32引脚1.0毫米TQFP封装
描述
该CY29352是一款低电压高性能的200 MHz的
基于PLL的设计用于高速时钟的零延迟缓冲器
分发应用。
该CY29352设有LVCMOS的参考时钟输入,并
提供了在3银行5 ,4和2 11输出分配
输出。 A银行通过4或6 ,而银行把VCO输出
B 4分和2组C除以2和4%
SEL ( A:C )的设置,请参见
功能表。
这些分频器允许
输出到第3输入比率:1,2 :1,3 : 2,1: 1,2: 3,1: 2和1:3 。
每个LVCMOS兼容输出可驱动50Ω串联或
并行端接的传输线。串联端接
输电线路,每路输出可驱动一个或两个痕迹
给该装置的1点22的有效的扇出。
PLL被确保稳定因为VCO的构成为
在200兆赫到500兆赫运行。这允许一个宽范围
从16.67兆赫至200兆赫的输出频率。对于正常
操作时,外部反馈输入, FB_IN ,被连接到
一个输出。内部VCO以倍数运行
输入的参考时钟由反馈分频器设定,见
表1中。
当PLL_EN #是高电平时, PLL被旁路和参考
时钟直接提供输出分频器。这个模式是完全静态的
和最小的输入时钟频率指定不
适用。
框图
PLL_EN #
REFCLK
FB_IN
LPF
÷4 /
÷6
引脚配置
探测器
VCO
200-500MHz
÷2
QA0
QA1
QA2
QA3
QA4
VCO_SEL
SELC
SELB
拉美经济体系
MR / OE #
REFCLK
AVSS
FB_IN
1
2
3
4
5
6
7
8
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
VDDQC
QC1
QC0
VSS
VSS
QB3
QB2
VDDQB
VCO_SEL
拉美经济体系
÷4 /
÷2
CY29352
QB0
QB1
VSS
QB1
QB0
VDDQB
VDDQA
QA4
QA3
VSS
QB2
QB3
÷2 /
÷4
QC0
QC1
SELC
MR / OE #
赛普拉斯半导体公司
文件编号: 38-07476牧师**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2003年3月19日
PLL_EN #
AVDD
VDD
QA0
VSS
QA1
QA2
VDDQA
9
10
11
12
13
14
15
16
SELB
首页
上一页
1
共8页

深圳市碧威特网络技术有限公司