
AD7865
AC线性情节
下面的图18所示的曲线图显示典型的DNL和INL
对于AD7865 。
AD7865
0.60
V
IN1
V
IN2
V
IN3
V
IN4
CS
RD
WR
DB0–DB13
0
忙
CONVST
ADSP-21xx
地址
解码
A0–A13
DMS
RD
WR
D0–D13
IRQN
DT1/F0
DNL - 个LSB
–0.60
0
4000
8000
ADC - 代码
12000
16383
图19. AD7865 - ADSP- 21XX接口
AD7865 - TMS320C5X接口
0.60
0
–0.60
0
4000
8000
ADC - 代码
12000
16383
图18.典型的DNL和INL地块
图20显示了AD7865和之间的界面的
TMS320C5X 。与前面的接口,转换可以是
从TMS320C5X或来自外部源的启动和
当转换序列是所述处理器被中断
完成。该
CS
信号来从DS衍生的AD7865
信号和地址总线的一个解码。这映射AD7865
到外部数据存储器。该
RD
从TMS320信号
用于启用ADC的数据放到数据总线上。在AD7865
有一个快速的并行总线,所以没有等待状态的要求。
下面的指令用来读取转换结果
从AD7865 :
在D中, ADC
哪里
D
是数据存储器的地址和
ADC
是AD7865
地址。
TMS320C5x
地址
解码
A0–A13
DS
微处理器接口
在AD7865的高速并行接口,可方便
接口大多数DSP和微处理器。在AD7865
在AD7865的接口包括数据线的( DB0至
DB13),
CS , RD , WR , EOC
而忙碌着。
AD7865 - ADSP- 21XX接口
AD7865
V
IN1
V
IN2
V
IN3
V
IN4
CS
RD
WR
DB0–DB13
忙
CONVST
图19显示了AD7865和之间的界面的
ADSP- 210X 。该
CONVST
信号可以通过生成
ADSP- 210X或从一些其他外部源。图19
显示
CS
由的组合而产生
DMS
信号和ADSP -2100的地址总线。在这样的
AD7865映射到的数据存储空间
ADSP-210x.
的AD7865占线线提供一个中断给ADSP-
210X当转换序列完成所有的SE-
lected渠道。转换结果然后可以从读
采用连续读操作的AD7865 。交替地, 1
可以使用
EOC
脉冲中断ADSP- 210X的时候
每个通道上的转换之间读取完成时
在变换序列中的每个变换(图8) 。该
AD7865是使用以下指令读
MR0 = DM ( ADC )
哪里
MR0
是ADSP- 210X MR0寄存器
ADC
为
AD7865的地址。
INL - 个LSB
RD
WR
D0–D13
INTN
PA0
图20. AD7865 - TMS320C5X接口
AD7865 - MC68000接口
的AD7865和MC68000之间的界面显示
在图21的转化可以从MC68000启动
或从外部源。的AD7865占线线可以是
用于中断处理器,或者,软件延迟
可以保证转换之前已经读来已完成
在AD7865尝试。因为它的接口的性质的
中断产生,68000需要额外的逻辑(图中未示出
21) ,以允许它被正确地打断。欲了解更多信息
化在68000中断,请咨询68000用户手册。
REV 。一
–17–