
AD7865
t
18
2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 1
CLK
15 16
CONVST
FRSTDATA
EOC
第一次转换
完整
RD
最后一次转换
完整
忙
图10.使用一个外部时钟
使用外部时钟
唤醒时间 - S
与
H / S
SEL和INT / EXT CLK引脚连接到逻辑1时,
AD7865将期望能够从一个外部时钟驱动。该
允许的最高外部时钟频率为5MHz 。这意味着
3.2的转换时间
s
相比于2.4
s
使用接口
内部时钟。在某些情况下,然而,它可以是有用的使用
当不要求高吞吐量的外部时钟。为
例如,两个或更多AD7865s可以通过使用同步的
同一外部时钟的所有设备。以这种方式,没有
输出逻辑信号,如之间的延时
EOC
由于分歧
中的内部时钟振荡器的频率。图10
显示了不同的逻辑输出被同步到CLK
信号。绝不能发生,直到CLKIN的第一个下降沿
转换已经开始的200ns后(上升边缘
CONVST )
此时BUSY变高。在AD7865
然后将转换的模拟输入信号的第一选
通道(请参阅选择转换序列)的速度阻止 -
由CLKIN开采。也不会发生外部事件,直到
CLKIN 14日下降沿。所述数据寄存器输出地址
然后复位并指向数据寄存器1和FRSTDATA去
高。这一次转换完成后15号下降沿
在CLKIN的(用表示
EOC
变低) ,结果
从这个转换加载到数据寄存器1 。
EOC
云
再高的CLKIN的第16个下降沿。如图10所示
a
RD
脉冲出现时,
EOC
低,从而使转换
结果在数据寄存器1到数据总线上。接下来的16个脉冲
CLKIN将在第二模拟输入信号转换
选择的信道,以此类推,直到所有选定的通道已
转换的。 BUSY和
EOC
将变为低电平15日下降沿
最后一个转换序列和
EOC
返回上高
16个下降沿。
待机模式操作
的AD7865具有待机模式,由此该设备可以是
置于低电流消耗模式(3-
A
典型值)。该
AD7865置于待机通过使逻辑输入
STBY
低。的AD7865可以再次通电为正常操作
化通过将
STBY
逻辑高电平。输出数据缓冲器是
还在运作,而AD7865处于待机状态。这意味着
用户仍然可以继续访问,而转换结果
AD7865处于待机状态。此功能可用于降低
使用低吞吐量的系统中的平均功耗
率。以降低平均功耗的AD7865可以
在每个转换序列的末端置于待机,
也就是说,当BUSY变为低电平,并取出备用前再次
到下一个转换序列的开始。所花费的时间
在AD7865出来的待机被称为“唤醒”
时间。此唤醒时间将限制最大吞吐量
速率的AD7865可以断电时进行操作
之间的转换。的AD7865将在小于醒
1
s
使用外部基准时。当内部参考
EnCE的被使用时,在唤醒时间取决于所需的时间量
的AD7865花费在待机模式。对于少待机时间
大于10毫秒的AD7865将在不到5醒
s
(见网络G-
URE 11 ) 。对于待机时间大于该部分或全部
负责外部参考电容会泄露客场
和唤醒时间将取决于它需要多长时间
充值。为待机时间小于一秒唤醒
时间将小于1毫秒。即使充电已经完全
耗尽的唤醒时间将典型地小于10毫秒。
5
2.5
0
0
2500
5000
待机时间 - S
7500
10000
图11.唤醒时间与待机时间使用开 -
片内基准
–14–
REV 。一