
YSS902
引脚功能
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
名字
VDD1
RAMCEN
RAMA16
RAMA15
SDIB0
SDIB1
SDIB2
XI
XO
VSS
AVDD
TEST
TEST
TEST
OVFB
TEST
TEST
TEST
CPO
AVSS
VDD2
SDOA2
SDOA1
SDOA0
RAMA14
RAMA13
RAMA12
RAMA11
RAMA10
VSS
VDD1
OPORT0
OPORT1
OPORT2
OPORT3
OPORT4
OPORT5
OPORT6
OPORT7
VSS
VDD2
RAMA9
RAMA8
RAMA7
SDOB2
SDOB1
SDOB0
SDBCK1
SDWCK1
VSS
VDD2
NONPCM
CRC
MUTE(静音)
卡拉OK
I / O
-
O
O
O
I+
I+
I+
I
O
-
-
功能
+ 5V电源(用于I / O的)
外部SRAM接口/ CE
外部SRAM接口地址16
外部SRAM接口地址15
PCM输入0至DSP子
PCM输入1到DSP子
PCM输入2次DSP
晶体振荡器连接( 6.125MHz - 50.0MHz )
晶体振荡器连接
地
+3.3 V电源(锁相环电路)
测试终端(是在正常使用开放)
测试终端(是在正常使用开放)
测试终端(是在正常使用开放)
在亚DSP检测溢出
测试终端(是在正常使用开放)
测试终端(是在正常使用开放)
测试终端(是在正常使用开放)
输出端为锁相环,被连接到地,通过外部模拟滤波器电路
地(锁相环电路)
+3.3 V电源供电(核心逻辑)
从主DSP输出PCM (C , LFE )
从主DSP输出PCM ( LS , RS )
从主DSP输出PCM ( L,R )
外部SRAM接口地址14
外部SRAM接口地址13
外部SRAM接口地址12
外部SRAM接口地址11
外部SRAM接口地址10
地
+ 5V电源(用于I / O的)
为通用输出端口
为通用输出端口
为通用输出端口
为通用输出端口
为通用输出端口
为通用输出端口
为通用输出端口
为通用输出端口
地
+3.3 V电源供电(核心逻辑)
外部SRAM接口地址9
外部SRAM接口地址8
外部SRAM接口地址7
从子DSP输出PCM
从子DSP输出PCM
从子DSP输出PCM
位时钟输入SDOA , SDIB , SDOB
字时钟输入SDOA , SDIB , SDOB
地
+3.3 V电源供电(核心逻辑)
检测非PCM数据的
检测CRC错误
检测自动静音
检测的AC-3的卡拉OK数据
3
O
A
-
-
O
O
O
O
O
O
O
O
-
-
O
O
O
O
O
O
O
O
-
-
O
O
O
O
O
O
I+
I+
-
-
O
O
O
O