位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1308页 > AHA4012B-006PJI > AHA4012B-006PJI PDF资料 > AHA4012B-006PJI PDF资料2第7页

先进的硬件架构,公司
ECC核心有三个阶段的操作:
数据输入,计算和数据输出。数据是
处理的是第一个输入到一个单一的端口输入
采用缓冲控制信号DSIN 。 ECC核心
仲裁对所述输入数据从输入缓冲器中。
ECC核心可以访问输入缓冲器的时钟
优势又在哪里DSIN没有断言。
每个块的ECC核心内处理
和计算是由。整个块
通过ECC内核处理,并转移
输出到输出缓冲区。该器件断言RDYON
信号并保持有效,直到输出缓冲区
完全清空。
ECC内核加载在输出缓冲区
反序的任一模式。数据选通出来的
该设备在转发顺序。
使用内部缓冲区的每受限
在2.9节中定义的规则
数据速率和
潜伏期。
所需的每个块的最大时延
给定长度,以通过该装置是固定的
与该位置或数目不变化
收到的错误。该延迟(或等待时间) ,表示
中的时钟数是在后面的讨论
部分。
每2个校验字节,解码器纠正了
无论是2擦除或1个错误。擦除可
用奇偶校验检测器或信号丢失来确定
检测器的外部向芯片。擦除指示
通过当擦除字节是ERASE信号
移入器件。
纠正“擦除”只需要一半的
的RS码的纠错能力的,因为它需要
纠正的“错误” ,因为所述位置信息是
已知的“擦除” 。的纠错能力
代码为界为:
R
≥
#擦除+ 2
(
#错误
)
有效的块长(N )是由定义
关系:
R
+ 1
≤
N
≤
255
其中R为2至20 。
一个完整的码字,因此可以从范围
至最大255字节的最小的3 。
有关错误率进一步讨论
性能,请参阅第2.10节
里德 - 所罗门
( ECC )模块和误码率性能。
图1:
框图
RDYIN
ERASE DI [ 7:0]
CLK
2.2
纠错能力和
多项式
RDYIN
DI
CLK
与其它代码相比,RS规范要求
要添加相对较少的“开销”校验字节
到数据流,以实现差错的高度
检测和校正。由于AHA4012B
用字节(或符号) ,而不是交易
各个位,当一个字节是错误的它不
无论怎么字节中有多少位被破坏;
它计为一个错误。
里德 - 索罗门码被定义在
有限域GF( 28)。原始定义的字段
多项式为:
P
(
x
)
=
x
+
x
+
x
+
x
+ 1
8
7
2
注册
输入缓冲器
367x9
RSTn低电平有效
RSTn低电平有效
GND
GND
DSIN
DSIN
控制
ECC核心
VDD
VDD
DSON
DSON
和生成多项式,依赖于
变量R ,由下式给出:
119 +
R
输出缓冲器
256x9
G
(
x
)
=
∏
i
= 120
(
x
–
α )
i
注册
其中R { 2,3, 4,5, 。 。 。 20 }为AHA4012B 。
这个多项式国际规定
标准,国际通信卫星社保局-308 ; RTCA DO -217
附录F ,版本D和建议的ITU- TS
SG - 18 (原CCITT SG - 18 ) 。
RDYON
CRTN
DO
RDYON
CRTN
DO [ 7 : 0 ] ERR
一个典型的系统框图中示出的
如下图所示。
PS4012B-0100
第24 3