
ACD2206
逻辑编程
合成器寄存器编程
该ACD2206包括两个PLL合成器。每
合成器包含可编程的参考和
主要分频器,允许多元化的地方
振荡器的频率。 22位寄存器,控制
分频器是通过共享三线编程
公交车,包括数据,时钟和使能线。
每个寄存器中的数据字被串行输入
为了以最显著位(MSB)的第一和
所述至少显著位(LSB)持续。上升沿
时钟脉冲的转移到每个数据值
注册。启用行必须为低电平的持续时间
的数据条目,则设定为高到数据锁存到
该寄存器。 (参见图4 )
寄存器选择位
每个寄存器的两个最低显著位
寄存器选择位,用来决定哪一个寄存器
在一个特定的数据项循环编程。
表7显示使用的寄存器选择位设置
编程每个可用的寄存器。
表7 :寄存器选择位
SELEC牛逼
B它s
S
2
0
0
1
1
S
1
0
1
0
1
D E S T在ION GIS T E的R F OR
性S E IAL ATA
参考分频器注册PLL2
主要分频寄存器用于PLL2
参考分频器注册PLL1
迈迪六德注册查询STER为PLL1
参考分频器编程
参考分频器寄存器为每个合成器
由15个分位, 5编程模式
位和两个寄存器选择位,如在
表8中15分位允许分频比
从3到32767 ,包容,如表9所示。
最高位
表8 :参考分频器寄存器
21 20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
最低位
22
1
P RO克RAM莫D E
D
5
D
4
D
3
D
2
D
1
R
15
R
14
R
13
eferen CE 爱维德呃爱维德ê ATIO ,R
R
12
R R
11 10
R
9
R
8
R
7
R
6
R
5
R
4
R
3
R
2
R
1
拣选的人
S
2
S
1
表9 :参考分频器v计数器位
四身份证电子
R成为IO
3
4
-
32767
R
15
0
0
-
1
R
14
0
0
-
1
R
13
0
0
-
1
R
12
0
0
-
1
R
11
0
0
-
1
R
10
0
0
-
1
R
9
0
0
-
1
R
8
0
0
-
1
R
7
0
0
-
1
R
6
0
0
-
1
R
5
0
0
-
1
R
4
0
0
-
1
R
3
0
1
-
1
R
2
1
0
-
1
R
1
1
0
-
1
注意事项:
分频比小于3是禁止的。
8
初步数据表 - 版本1.0
10/2003