
ACD2206
对于升压转换器, 4 MHz晶体振荡器的频率和250kHz的相位检测器比较
频率被使用,以产生
PLL1
= 4兆赫/ 250千赫= 16,并且因此对于上变频器v计数器中的比特值
都是R
PLL1
= 000000000010000.
主分频器值的计算
对于A和B计数器的值由所需的VCO输出频率的本地确定的
振荡器和鉴相器的比较频率:
= F
VCO
/ f
PD
B = TRUNC (N / P)
A = N - (宽x P)
该升降压转换器的本地振荡器频率将1087.75兆赫 - 45.75兆赫= 1042兆赫在本实施例。
主要的分频比为降压转换器的话,是N
PLL2
= 1042兆赫/ 62.5千赫= 16672.由于P = 64的
ACD2206 ,B
PLL2
= TRUNC (六十四分之一万六千六百七十二) = 260 ,和A
PLL2
= 16672 - ( 260 ×64 ) = 32。这些结果使位值
B
PLL2
= 00100000100和A
PLL2
= 0100000为B和A计数器。
上变频器的本地振荡器的频率将是499.25兆赫+ 1087.75兆赫= 1587兆赫在本实施例。
因此,N
PLL1
= 1587兆赫/ 250千赫= 6348 ,B
PLL1
= TRUNC ( 64分之6348 ) = 99 ,且A
PLL1
= 6348 - (99 x 64) = 12.
这些结果得到的B位值
PLL1
= 00001100011和A
PLL1
= 0001100为B和A计数器。
鉴相器极性
假设VCO的向上转换器具有负斜率,所述相位检测器的极性为PLL1的应
负和D1
PLL1
= 1,如果将VCO的升降压转换器具有正斜率,相位检测器的极性为
PLL2应该是正的,和D1
PLL2
= 0.
综上所述,对于本实施例中,这四个寄存器编程字示于表16和表17:
表16 : PLL1和PLL2参考分频器寄存器位
用于合成编程示例
最高位
最低位
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
P RO克夯
莫D E
C
2
0
0
最高位
主要的d爱维德ER B C 加利器
B B
11 10
0
0
0
0
B
9
1
0
B
8
0
0
B
7
0
1
B
6
0
1
B
5
0
0
B
4
0
0
B
3
1
0
B
2
0
1
B
1
0
1
A
7
0
0
主要的d爱维德ER A C 加利器
A
6
1
0
A
5
0
0
A
4
0
1
A
3
0
1
A
2
0
0
A
1
0
0
拣选的人
S
2
0
1
S
1
1
1
最低位
C
1
0
0
表17 : PLL1和PLL2主分频寄存器位
用于合成编程示例
22
21 20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
P RO克RAM莫D E
D
5
0
0
D
4
0
0
D
3
0
0
D
2
0
0
D
1
1
0
R
15
0
0
R
14
0
0
R
13
0
0
R
12
0
0
eferen CE 爱维德呃R C 加利器
R R
11 10
0
0
0
0
R
9
0
0
R
8
0
0
R
7
1
0
R
6
0
0
R
5
0
1
R
4
0
0
R
3
0
0
R
2
0
0
R
1
0
0
拣选的人
S
2
0
1
S
1
0
0
11
初步数据表 - 版本1.0
10/2003