
ADV7196A
表二必须在编程控制应遵循显
的NAL在异步时钟模式。
表II中。真值表
SYNC
1 -> 0
TSYNC
0
DV
0或1
下降沿的50 %点
三级水平同步
信号,一
上升沿的25 %点
三级水平同步
信号,B
下降沿的50 %点
三级水平同步
信号,C
有效视频信号的50%开始,D
的活动视频,电子50 %结束
0
0 -> 1
0或1
0 -> 1
0或1
0
1
1
0或1
0或1
0 -> 1
1 -> 0
CLK
SYNC
TSYNC
DV
SET
MR06 = 1
可编程
输入时序
水平同步
ACTIVE视频
类似物
产量
81
A
66
B
66
C
243
D
1920
E
图17.异步的SMPTE295M兼容性定时模式,程序输入控制信号
525
视频
产量
1
12
13
42
43
HSYNC
VSYNC
DV
图18. DV输入控制信号相对于视频输出信号
第0版
–15–