
ADV7196A
输入/输出配置
10
0
–10
表一显示了可能的输入/输出配置时使用
该ADV7196A 。
表一。
–20
输入格式
YCrCb的逐行扫描
4:2:2
4:4:4
YCrCb的HDTV
4:2:2
4:4:4
RGB逐行扫描
4:4:4
RGB HDTV
4:4:4
异步时序模式
所有的输入
10
0
–10
–20
–30
–40
–50
–60
–70
–80
0
产量
2×
× 1或2 ×
1×
1×
2×
1×
1×
–30
–40
–50
–60
–70
–80
0
5
10
15
20
25
30
图10.插值滤波器 - 重庆农商行渠道4 : 4 : 4
输入数据
MPU端口说明
5
10
15
20
25
30
该ADV7196A支持2线串行(I
2
C兼容)微
处理器总线驱动多个外设。两路输入,串行数据
( SDA )和串行时钟( SCL ) ,携带任何的信息
设备连接到总线。每个从器件由一个公认的
唯一的地址。该ADV7196A有四种可能的从地址
进行读取和写入操作。这些都是唯一地址
对于每个设备和在图11中示出的LSB设置任
一个读或写操作。逻辑电平“ 1 ”对应于一个读
操作,同时逻辑电平“ 0”对应的写操作
化。 A1是通过设置ADV7196A到逻辑的ALSB引脚设置
电平“0”或逻辑电平“1”。当ALSB被设置为“ 0 ”,有
对我更大的输入带宽
2
线,这使得高
该总线上的数据传输速率。当ALSB被设置为“ 1 ”,也
降低对我的输入带宽
2
C火车,这意味着
少于50毫微秒的脉冲将不会传递到我
2
C内部控制 -
LER 。此模式推荐在嘈杂的系统。
1
1
0
1
0
1
A1
地址
控制
成立了由
ALSB
读/写
控制
0
1
写
读
X
图8. 2
×
插值滤波器 - Y通道
10
0
–10
–20
–30
图11.从机地址
–40
–50
–60
–70
–80
0
5
10
15
20
25
30
图9.插值过滤器 - 重庆农商行渠道4 : 2 : 2
输入数据
到总线上的控制的各种装置的以下协议
必须遵循。首先,主机通过发起数据传输
建立一个启动条件,由高到低跃迁定义
化上,而SDA ,SCL保持高电平。这表明一个
地址/数据流将跟随。所有外设的回应
启动条件和转移的下一个八位( 7位地址+ R / W
位)。将比特从高位向下传递到LSB 。该
外设识别传输的地址作出反应,
在第九个时钟脉冲拉低数据线为低。这是
被称为应答位。所有其他设备退出
公交车在这一点上,保持空闲状态。闲置
条件是:该设备监视SDA和SCL线
等待起始条件和正确的传输地址。
的R / W位决定数据的方向。
第0版
–11–