
详细规格
A1460A , A14V60A时序特性
表2-30
A1460A , A14V60A最差情况下的商业条件, VCC = 4.75 V ,T
J
= 70°C
1
逻辑模块传输延时
2
参数/说明
t
PD
t
CO
t
CLR
内置阵列模块
连续时钟,以Q
异步清零,以Q
-3速度
3
分钟。
马克斯。
2.0
2.0
2.0
-2速度
3
速度-1
马克斯。
2.6
2.6
2.6
标准。速度3.3 V速
1
单位
分钟。
MAX 。 MIN 。
3.0
3.0
3.0
马克斯。
3.9
3.9
3.9
ns
ns
ns
MIN 。 MAX 。 MIN 。
2.3
2.3
2.3
预测布线延迟
4
t
RD1
t
RD2
t
RD3
t
RD4
t
RD8
FO = 1路由延迟
FO = 2路由延迟
FO = 3路由延迟
FO = 4路由延迟
FO = 8路由延迟
0.9
1.2
1.4
1.7
2.8
1.0
1.4
1.6
1.9
3.2
1.1
1.6
1.8
2.2
3.6
1.3
1.8
2.1
2.5
4.2
1.7
2.4
2.8
3.3
5.5
ns
ns
ns
ns
ns
逻辑模块顺序时序
t
SUD
t
HD
t
SUD
t
HD
触发器的数据输入建立
触发器的数据输入保持
锁存数据输入设置
锁存数据输入保持
0.5
0.0
0.5
0.0
2.4
2.4
5.0
200
0.6
0.0
0.6
0.0
3.2
3.2
6.8
150
0.7
0.0
0.7
0.0
3.8
3.8
8.0
125
0.8
0.0
0.8
0.0
4.8
4.8
10.0
100
0.8
0.0
0.8
0.0
6.5
6.5
13.4
75
ns
ns
ns
ns
ns
ns
ns
兆赫
t
WASYN
异步脉冲宽度
t
WCLKA
触发器的时钟脉冲宽度
t
A
f
最大
注意事项:
触发器的时钟输入周期
触发器的时钟频率
1. VCC = 3.0 V 3.3 V规格。
2.对于双宏模块,使用吨
PD
+ t
RD1
+ t
PDN
+ t
CO
+ t
RD1
+ t
PDN
或T
PD1
+ t
RD1
+ t
SUD
,适当的指令。
3, -2和-3速度等级已经停产。请参阅
PDN 0104 , PDN 0203 , PDN 0604 ,
和
PDN 1004
at
http://www.microsemi.com/soc/support/notifications/default.aspx#pdn 。
4.路由延迟对于典型设计跨最坏情况下的运行工况。这些参数应该用于
估算装置的性能。布线后的时序分析或模拟需要确定实际的最坏情况
性能。布线后时序是基于之前在设备上执行的实际路由延迟测量
出货。
2- 34
的Visio 3