位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第307页 > EVAL-CONTROLBRD24 > EVAL-CONTROLBRD24 PDF资料 > EVAL-CONTROLBRD24 PDF资料7第18页

AD7843
具体串行接口时序
图25示出了对于串行的详细时序图
接口的AD7843 。写入信息的控制
寄存器发生在DCLK的前八个上升沿
数据传输。控制寄存器被写入到只有一个START
位被检测到(见控制寄存器部分)的DIN 。该
下面的转换的开始也取决于
在场的START位。在整个8 DCLK周期
当数据被写入到所述部分, DOUT线驱动
低。转换结果的MSB同步输出
落入第九DCLK周期的边缘和在上升有效
第十DCLK周期的边缘;因此,九前导零可以
之前向MSB同步输出。这意味着看到的数据
DOUT线在24 DCLK转换周期呈现
九个前导零,数据的12比特,和3的形式
尾随零。
CS的上升沿把公交车和BUSY输出回
成三态, DIN线被忽略,并且,如果一个变换是
在当时的进展,这也被中止。但是,如果CS不
拉高完成转换周期后,再
部分等待下一个起始位开始下一
转换。这意味着,每一次转换不
一定要通过CS被陷害,因为一旦CS变低,
部分检测控制字每一个起始位和时钟
在DIN之后。当AD7843是在12位转换
模式,第二个启动位未检测到7 DCLK
脉冲后经过一个控制字的时钟在DIN ,
也就是说,另一个START位可以在第八届被移入
的控制字之后的DCLK的上升沿被写入到设备
(见每个循环节的十五钟) 。如果该设备是在
8位转换模式,第二个启动位无法识别
直到三DCLK脉冲推移的控制字后计时
中,就是另外一个启动位,可在第四移入
的控制字之后的DCLK的上升沿被写入到设备。
因为一个起始位可以在转换过程中被认可,
下一个转换控制字可在被移入
电流转换,使AD7843完成
转换周期中小于24 DCLKs 。
CS
t
1
DCLK
t
4
t
8
t
5
t
6
t
6
t
9
t
10
t
7
DIN
忙
PD0
t
2
t
11
02144-B-025
t
3
DOUT
DB11
DB10
t
12
图25.详细的时序图
版本B |第17页20