
ADV601
应用ADV601
用ADV601在独立的应用程序
本部分包括以下主题:
使用在计算机应用的ADV601
用ADV601在独立的应用程序
配置为8位, 16位或32位数据通道主机接口
连接视频接口,以流行的视频编码器和
解码器
充分利用了ADV601的
下面ADI公司的产品应该被视为
ADV601设计:
ADV7175 / ADV7176 - YUV数字到模拟复合
视频编码器
AD722 -模拟RGB到模拟复合视频编码器
AD1843音频编解码器与嵌入式视频同步
ADSP- 21XX -家定点数字信号处理器
AD8xxx户型视频运算放大器
使用在计算机应用的ADV601
图15显示了如何连接ADV601在非计算机
基于应用程序。在这种情况下,一个ADSP- 2105 (低成本DSP)的
BW进行计算和ASIC控制ADV601
虽然主机接口。由于ADSP- 2105计算
BW在垂直回扫期间的各领域,大多数的
DSP的计算的带宽可用于其它功能
诸如音频压缩或通信。 BW软件
ADI公司的16位DSP的整个家庭(包括
ADSP - 2105 )将在没有来自Analog Devices的成本。
图16示出了基于在另一个非计算机的ADV601
应用程序。在这里, ADSP- 21csp01提供主机控制
和BW的计算服务。请注意,所有的控制和BW
操作发生在该设计中的主机接口。
连接ADV601流行的视频编解码器和
编码器
下面的电路只是建议。类似物
设备还没有真正建立或测试这些电路。
使用是Brooktree Bt819A视频解码器
对ADV601的许多关键功能的需求 - 被驱赶
计算机应用的了成本并且性能要求
系统蒸发散。下面ADV601功能提供关键优势
计算机应用:
主机接口
512双字FIFO提供必要的缓冲
压缩的数字视频处理PCI总线的延迟。
低成本外部DRAM
与许多其它的实时压缩解决方案,该
ADV601不需要昂贵的外部SRAM传输
形式的缓冲区或VRAM帧存储器。
是Brooktree具有三个视频解码部分, 819A , 817A和
815A 。只有819A具有输出FIFO中。因为是Brooktree
部件必须在8xFsc样,这个FIFO的是需要重新同步
输出数据到ADV601数据速率。
根据是Brooktree数据表,模式B Asynchro-
理性像素接口(API),则必须使用以得到连续
所要求的ADV601活性和消隐数据的流。
外部电路是用来产生RDEN (读允许)销
输入为Bt819A和ADV601 VCLKO信号必须
除以二;无论是与外部电路(如图所示)或通过
设置在模式控制寄存器中的VCLK2位。
A2
A3
D0–D7
D8–D15
D16–D23
D24–D31
ADR0
ADR1
DQ0–DQ7
DQ8–DQ15
DQ16–DQ23
DQ24–DQ31
BE0
A0–A8
D0–D15
RAS
CAS
A0–A8
DQ1–DQ16
RAS
CAS
OE
DRAM
( 256K ×16位)
WE
WEL
WEH
东芝
NEC
NEC
HITACHI
TC514265DJ/DZ/DFT-60
uPD424210ALE-60
uPD42S4210ALE-60
HM514265CJ-60
主机总线
解码
1
A28
A29
A30
A31
RD
WR
解码
2
BE1
BE2
BE3
ADV601
CS
RD
WR
VCLKO
任何DRAM用于与ADV601
必须满足最低规格
概述了超级模式的DRAM
上市
26.80000MHz
XTAL
XTAL
有限责任公司
CREF
VS
HREF
ODD
Y[0–7]
UV[7–0]
29.50000MHz PAL
OR
24.54543MHz NTSC
VCLK
CREF
VSYNC
HSYNC
场
VDATA [2: 9]
VDATA [ 12:19 ]
STATS_R
注意:
解码
1
CS ASSERTS
~
对
ADV601主机地址
0X4000,0000 THROUGH
0X4000,0013
解码
2
IS特定于主机
HIRQ
LCODE
确认
FIFO_SRQ
FIFO_ERR
FIFO_STP
SAA7110
复合视频输入
图14.建议的PC应用程序设计
–32–
第0版