
第10页
功能说明
快速被动并行配置
Stratix系列和APEX II器件可以使用EPC设备的FPP配置
配置模式。在这种模式下,则EPC设备发送的数据的字节
DATA[7..0]
销,其连接到所述
DATA[7..0]
FPGA中的输入引脚,每
DCLK
周期。 Stratix系列和APEX II FPGA的接收每个字节范围内的配置数据
DCLK
周期。
图2
显示FPP配置模式的EPC设备。在该图中,
外置闪光灯接口无法使用,因此最闪光引脚悬空
(与少数注意到例外)。
f
有关配置接口的连接,包括上拉的更多信息
电阻值,电源电压,并
MSEL
引脚设置,请参阅配置
本章中的相应器件手册。
图2. FPP配置
V
CC
(1)
V
CC
(1)
Stratix系列
or
APEX II器件
n
(6)
MSEL
DCLK
DATA[7..0]
的nSTATUS
CONF_DONE
送到nCONFIG
(1)
V
CC
北卡罗来纳州
的nCEO
的nCE
EPC设备
(3)
(3)
WE#
WE #楼
RP #
RP #楼
DCLK
A[20..0]
DATA[7..0]
OE
(3)
RY / BY #
NCS
(3)
CE#
nINIT_CONF
(2)
OE #
DQ[15..0]
WP #
BYTE #
(5)
TM1
V
CC
(7)
VccW
PORSEL
PGM[2..0]
TMO
EXCLK
(4)
(4)
(4)
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
GND
GND
C-A0
(5)
C-A1
(5)
C-A15
(5)
C-A16
(5)
A0-F
A1-F
A15-F
A16-F
注释
图2:
( 1) V
CC
应连接至相同的电源电压作为EPC设备。
(2)在
nINIT_CONF
引脚可在EPC设备和具有内部上拉电阻,始终是积极的。这意味着一个外部上拉
电阻上未必需
nINIT_CONF
or
送到nCONFIG
信号。该
nINIT_CONF
销并不需要连接,如果它的功能是不
使用。如果
nINIT_CONF
不使用时,
送到nCONFIG
必须拉至V
CC
直接地或者通过一个电阻器。
( 3) EPC设备“
OE
和
NCS
引脚都具有可编程的内部上拉电阻。如果内部上拉电阻的使用,外部上拉电阻
不应使用这些引脚上。的内部上拉电阻,在Quartus默认使用
II软件。要关闭内部上拉
电阻,检查
禁用配置设备上的NCS和OE上拉
生成编程文件时的选项。
(4)为
PORSEL ,铂族金属[]
和
EXCLK
销连接,请参见
表10 24页。
( 5 )在100引脚PQFP封装,则必须从外部连接以下引脚:
C-A0
to
F- A0 , C- A1
to
F- A1 , C- A15
to
F- A15 , C- A16
to
F-A16,
和
BYTE #
到V
CC
。此外,您必须进行以下引脚连接两个100引脚PQFP和88引脚UFBGA封装:
C- RP #
to
F- RP # ,C -WE #
to
F- WE# , TM1
到V
CC
,
TM0
到GND,和
WP #
到V
CC
.
( 6 )连接FPGA
MSEL [ ]
输入引脚来选择FPP配置模式。欲了解更多信息,请参阅配置篇章
相应的器件手册。
( 7 )为了保护英特尔闪存为基础的EPC设备的内容,隔离V
CCW
从V电源
CC
。欲了解更多信息,请参阅
“英特尔闪存为基础的EPC设备
保护“第16页。
增强型配置( EPC )设备数据表
2012年1月
Altera公司。