
应用说明
差分信号和LVDS / M- LVDS
差分传输的通信,其中两个
互补信号被发送时,与接收到的信号
包括两信号线之间的差值。这
形式的通信,使用的LVDS和M- LVDS ,
有两个明显的优势,高抗干扰性,低
排放。
高抗噪声的产生是因为通常的噪声
同样源耦合到两个信号线,而使
差分信号不受影响。从微分排放
信号是低,由于两者之间的紧密耦合
使用典型的介质时,互补信号线
(双绞电缆,或接近的状态的带状线) 。
V
CC
V
CC
AN-1177
ADN4663
D
IN1
D
OUT1+
R
IN1+
100
ADN4664
R
OUT1
D
OUT1–
D
OUT2+
D
IN2
D
OUT2–
GND
R
IN1–
R
IN2+
100
R
IN2–
GND
R
OUT2
11236-009
图9 。
ADN4663
和
ADN4664
2通道的LVDS点至点
定义和输出电平
LVDS和M-LVDS ,一条信号线是同相(即
高为逻辑1 ,并且低电平为逻辑0 ) ,而另一个信号
线反转(即,同相的补
信号)。两信号线之间的电压差
被称为差动电压V
OD
. V
OD
也简写
所述差分电压的幅度(正或负) ,
或| V
OD
| 。这两个信号中的各行具有最大电压
V |挥杆
OD
|中,对以共模电压V
OC
(也称为偏移电压V
OS
) 。微分
在0 V.典型的LVDS信号电平的电压摆幅
在图8中的差分信号V所示,一起
OD
和共模电压V
OC
。在该图中,V
OUT +
为
非反相信号和V
OUT-
是反相的信号。
逻辑1
V
OUT +
逻辑0
逻辑1
1.35V
V
OC
= 1.2V
V
OUT-
1.05V
|V
OD
|
LVDS和M -LVDS和其他的区别
他们有一个低的输出差分信号标准是
摆动。差分输出电压和共模范围
LVDS和M-LVDS规格示于图10。
LVDS的输出电压摆幅, | V
OD
| ,最小为250毫伏
和最大的450毫伏为100 Ω的负载。这使得
低功率操作,并确保而转换的速度快,
允许高的数据速率,减小的输出摆幅意味着
压摆率不是太严重。上升和下降时间一般
在几百皮秒的区域,从而导致压摆率
大约0.5 V / ns至2.5 V / ns的。
M- LVDS
4V
共模电压
M- LVDS
LVDS
差分输出电压
LVDS
3V
2V
1V
0V
–1V
0V至
2.4V
-1V到
3.4V
250mV
450mV
480mV
650mV
民
V
OD
最大
V
OD
图10. LVDS和M -LVDS信号电平
0.3V
|V
OD
|
V
OD
(V
OUT +
– V
OUT-
)
11236-008
0V
–0.3V
图8. LVDS输出电平
在一个LVDS或M - LVDS总线的差动电压
由一个驱动器的电流源所产生的。同相LVDS驱动器
输出或接收器输入通常标注有A +和
反相驱动器输出和接收器输入了 - 。
引脚名称显示为
ADN4663
2通道LVDS驱动器
和
ADN4664
2通道LVDS接收器在图9的M-LVDS
遵循RS - 485物理层收发器中的约定
命名的公交线路,一种非反相信号和B的
在全双工反相信号或Y和Z的驱动器输出
收发器。
M- LVDS具有摆率限制的驱动程序,以提高耐用性
的信令的时候有额外阻抗
从连续多个驱动器/接收器和存根。这
意味着M-LVDS限于相比较低的数据速率
LVDS 。该
ADN4690E
通过
ADN4697E
ARE AVAILABLE WITH
选择100 Mbps或更高的速度200 Mbps的。另
M- LVDS的特点是增加了驱动力,导致
在一个最小的输出电压摆幅| V
OD
| 480毫伏和
最大为650毫伏为50 Ω的负载( 2终止
100 Ω , 1总线的两端)的电阻。
接收器阈值
接收器阈值的差分电压电平以上
或低于该所接收的信号被认为是一个逻辑1或一
逻辑0。对于LVDS ,正V
OD
> = 100 mV的对应
一个逻辑1和负极V
OD
< = 100mV的对应于一个
逻辑0 。
第0版|第12页5
11236-010
民
V
OD
最大
V
OD