
R
XC17V00系列配置PROM
引脚说明
DATA [ 0:7]
数据输出处于高阻抗状态时, CE或
OE无效。在编程期间, D0引脚为I / O。
注意,参考可以编程为高有效或
低电平有效。
注意:
XC17V04 , XC17V02和XC17V01具有串行输出
只。
BUSY ( XC17V16和XC17V08只)
如果BUSY引脚悬空时,用户必须对BUSY位
这将导致BUSY引脚变为内部低。当
置为高电平,输出数据被保持,当BUSY引脚
变为低电平,数据输出将恢复。
V
PP
编程电压。上述规定的无过冲
最大电压允许在该引脚。对于正常的读操作
ATION ,该引脚必须连接到V
CC
。如果不这样做
可能会导致不可预测的,与温度相关的操作
化和电路调试严重的问题。不要离开
V
PP
浮动!
CLK
在CLK输入的每个上升沿递增内部
地址计数器,如果两个CE和OE是活动的。
RESET / OE
当高,这种输入保存地址计数器复位,
使在高阻抗状态下的数据输出。该polar-
该输入引脚的性是可编程的或者RESET / OE或
OE / RESET 。为了避免混淆,本文介绍
该引脚为RESET / OE ,虽然极性相反的是POS-
sible在所有设备上。当RESET处于激活状态时,地址
计数器保持在"0" ,并把数据输出的
高阻抗状态。这个输入信号的极性是编程
梅布尔。默认设置为高电平有效复位,但首选
选择低有效复位,因为它可以通过驱动
FPGA的INIT引脚。
该引脚的极性被控制在编程接口
脸上。该输入引脚使用Xilinx容易倒
HW- 130编程器。第三方程序员附带不同
耳鼻喉科的方法来反转该引脚。
V
CC
和GND
正电源和接地引脚。
PROM引脚排列XC17V16和XC17V08
引脚名称
忙
D0
D1
D2
D3
D4
D5
D6
D7
CLK
RESET / OE
( OE / RESET )
CE
GND
首席执行官
V
PP
V
CC
44引脚VQFP
24
40
29
42
27
9
25
14
19
43
13
15
6, 18, 28, 27, 41
21
35
8, 16, 17, 26, 36,
38
44引脚PLCC
30
2
35
4
33
15
31
20
25
5
19
21
3, 12, 24, 34, 43
27
41
14, 22, 23, 32,
42, 44
CE
高电平时,此引脚禁止内部地址计数器,
使在高阻抗状态下的数据输出,并强制
该器件进入低我
CC
待机模式。
首席执行官
芯片使能输出,连接到的所述的CE输入
在菊花链下一个PROM 。该输出为低电平时,
CE和OE输入都主动和内部地址
计数器已经增加超过其终端数
( TC )值。换句话说: PROM时已读出,
CEO将遵循CE只要OE处于活动状态。当OE变
不活跃, CEO居高不下,直到PROM复位。注意
OE可以被编程为高有效或
低。
容量
器件
XC17V16
XC17V08
CON组fi guration位
16,777,216
8,388,608
DS073 ( V1.0 ) 2000年7月26日
先期产品技术说明
www.xilinx.com
1-800-255-7778
3