
数据表
注册。
地址。
(十六进制)
0x195
位
1
名字
分频器1的直接输出
AD9518-1
描述
连接OUT2和OUT3到分频器1或直接连接到VCO或CLK 。
0 : OUT2和OUT3连接到分频器1 (默认值) 。
1:如果注册0x1E1 [1:0 ] = 10b中,VCO可以直接路由至OUT2和OUT3 。
如果寄存器0x1E1 [1:0 ] = 00b,那么在CLK被直接路由到OUT2和OUT3 。
如果寄存器0x1E1 [ 1:0]条件= 01b ,没有效果。
占空比校正功能。
0 :使占空比校正(默认值) 。
1 :禁用占空比校正。
分频器输入分频器输出保持低电平期间的时钟周期(减1)的数量。
值0x0表示分频器在低一个输入时钟周期(默认值=为0x0 ) 。
分频器输入该期间内分频器输出保持较高的时钟周期(减1)的数量。
值0x0表示分频器是高一的输入时钟周期(默认值=为0x0 ) 。
绕过上下分隔的权力;线路输入到分频器的输出。
0 :使用分频器(默认值) 。
1 :绕过护栏。
不同步。
0 :服从芯片级SYNC信号(默认) 。
1 :忽略芯片级SYNC信号。
强制分频器输出为高电平。这要求该分频器2非同步位(位6)也可以设置。
该位没有任何影响,如果分频旁路2位(第7位)设置。
0 :分频器输出强制为低电平(默认) 。
1 :分频器输出强制为高。
选择时钟输出以高电平启动或启动低。
0 :启动低(默认值) 。
1 :启动高。
相位偏移(默认值=为0x0 ) 。
连接OUT4和OUT5到分频器2或直接连接到VCO或CLK 。
0 : OUT4和OUT5连接到分频器2 (默认值) 。
1:如果注册0x1E1 [1:0 ] = 10b中,VCO可以直接路由至OUT4和OUT5 。
如果寄存器0x1E1 [1:0 ] = 00b,那么在CLK被直接路由至OUT4和OUT5 。
如果寄存器0x1E1 [ 1:0]条件= 01b ,没有效果。
占空比校正功能。
0 :使占空比校正(默认值) 。
1 :禁用占空比校正。
0
分频器1 DCCOFF
0x196
[7:4]
[3:0]
分频器2次低
分频器2次高
分频器2旁路
0x197
7
6
分频器2非同步
5
分频器2力高
4
分频器2开始高
0x198
[3:0]
1
2分频的相位偏移
分频器2直接输出
0
分频器2 DCCOFF
表47. VCO分频器和CLK输入
注册。
ADDR
(十六进制)
0x1E0
位
[2:0]
名字
VCO分频器
描述
2
1 0
0
0 0
0
0 1
0
1 0
0
1 1
1
0 0
1
0 1
1
1
1
1
0
1
DIVIDE
2.
3.
4 (默认值) 。
5.
6.
输出静态的。注意,设置VCO分频器静态应仅发生
后VCO校准。
输出静态的。注意,设置VCO分频器静态应仅发生
后VCO校准。
输出静态的。注意,设置VCO分频器静态应仅发生
后VCO校准。
版本C | 57页64