
CY23S02
引脚德网络nitions
引脚名称
IN
FBIN
PIN号
2
1
针
TYPE
I
I
引脚说明
参考输入:
的输出信号将被同步到该信号。
反馈输入:
这个输入必须通过输出中的一个(OUT1或OUT2) ,以确保被馈送
适当的功能。如果用于反馈FBIN和输出引脚之间的走线
是长度等于输出与信号目的地之间的迹线,则
接收的信号的目的地将被同步到REF信号输入端(IN ) 。
输出1 :
通过该引脚提供的信号的频率是由反馈确定
信号连接到FBIN和FS0 : 1输入(见
表1)。
输出2 :
通过该引脚提供的信号的频率为二分之一的频率的
的OUT1 。看
表1中。
电源连接:
连接到3.3V或5V 。该引脚应使用0.1μF的旁路
去耦电容。使用铁氧体磁珠,以帮助减少噪音以获得最佳抖动perfor-
曼斯。
接地连接:
将所有的理由共同系统地平面。
功能选择输入:
连接到VDD ( HIGH , 1 )或GND ( LOW , 0 )按所需
表1中。
OUT1
OUT2
V
DD
6
8
7
O
O
P
GND
FS0 : 1
3
4, 5
P
I
概观
该CY23S02是双输出零延迟缓冲器和频率
乘数。它提供了一个外部反馈路径,允许
最大的灵活性,实现零延迟功能时。
这本数据手册的标题为部分进一步解释
“如何实现零延迟”,并在“插入其它设备
反馈路径。 “
该CY23S02是赛普拉斯的引脚兼容升级
W42C70-01 。该CY23S02解决了一些应用程序
由经验丰富的老设备的用户相关的问题。
最重要的是,它解决了跟踪偏差的问题
诱导已扩频定时基准
它启用。
意识到传播
许多系统现在正在设计利用一种叫做技术
扩展频谱频率时序发生。赛普拉斯
一直SSFTG发展的先驱之一,我们
设计这个产品,以免过滤掉扩频
参考输入的功能,假设它的存在。当一个零
通过,延迟缓冲器的目的不是通过频谱扩展功能
结果是可能导致一个显著量跟踪歪斜的
问题在需要同步的系统。
有关扩频时钟技术的更多信息,请
看到赛普拉斯应用笔记题为“ EMI抑制
与扩频频率时序发生器技术
( SSFTG )芯片。 “
文件编号: 38-07155牧师* E
第10 2