
AD9516-5
锁相环(PLL)的
REF_SEL
VS
GND
RSET
REFMON
CPRSET
VCP
参考
切换
DIST
REF
LD
REF1
状态
REF2
R分频器
状态
REFIN ( REF1 )
REFIN ( REF2 )
N分频器
P, P + 1
预分频器
A / B
计数器
可编程
n个延时
可编程
DELAY
LOCK
检测
PLL
REF
HOLD
相
频率
探测器
电荷泵
CP
VCO状态
状态
除以
2,3, 4,5,或6
CLK
CLK
1
0
0
1
07972-064
图35. PLL功能模块
该
AD9516
包括片上,可与使用PLL模块
外部VCO或VCXO ,以创建一个完整的锁相环
循环。 PLL需要外部环路滤波器,它通常
由少量的电容器和电阻器。该
的环路滤波器的帮助配置和组件,以建立
环路带宽和PLL的稳定性。
该
AD9516
PLL是用于从产生的时钟频率有用
提供的参考频率。这包括转换基准
频率以用于随后的分裂频率高得多
和分布。此外,该锁相环可以被利用来清理
抖动和相位噪声在嘈杂的参考。的确切的选择
PLL参数和环路动态特性非常特殊应用。
的灵活性和PLL的深度容许的部分进行调整
功能在许多不同的应用和环境中的信号。
相位频率检测器( PFD)的
在PFD输入端需要从R计数器和N计数器
产生一个输出正比于相位和频率
它们之间的区别。 PFD内置一个可编程
控制反冲脉冲的宽度的延迟元件。
这个脉冲可以确保有PFD传递无死区
功能并最大限度地减少相位噪声和参考杂散。该
反冲脉冲宽度由寄存器0x017 [1: 0 ] 。
要记住的一个重要的限制是最大频率
允许进入的PFD ,这反过来又确定了正确的反
反冲脉冲设置。指定的反冲脉冲设置
在表2中的相位/频率检测器(PFD )的参数。
电荷泵( CP )
电荷泵由PFD的控制。在PFD监控
相和它的两个输入端之间的频率关系,并告诉
CP在泵出或泵降到充电或放电
积分节点(环路滤波器的一部分)。集成和
过滤后的CP电流被转换成驱动电压
调整外部VCO的节点移动的VCO频率
向上或向下移动。在CP可以设置(通过寄存器为0x010 [6: 4])为高
阻抗(允许的保持动作) ,以进行正常操作
(尝试锁定PLL环路) ,为泵源,或用于抽空
(测试模式)。在阴极保护电流是可编程的,从八步
(标称) 600 μA至4.8毫安。
在CP当前的LSB的准确值由CPRSET设置
电阻器,其标称值为5.1 kΩ的。如果电阻的值
连接到CP_RSET销被加倍,所得电荷
泵电流范围为300 μA至2.4毫安。
PLL的配置
PLL的配置是通过编程来实现
对于R分频器的各种设置, N分频器, PFD极性,
和电荷泵电流。这些设置的组合
确定PLL的环路带宽。这些工作是通过管理
可编程的寄存器设置(见表47 ,表49)和
通过外部环路滤波器的设计。成功的PLL操作
和令人满意的PLL环路的性能高度依赖于
的PLL设置适当的配置。
外部环路滤波器的设计是非常重要的适当
PLL的操作。 PLL理论的透彻的知识和
设计是有帮助的。
ADISIMCLK工具 ( V1.2或更高版本)是一个免费程序,可以帮助
同的功能和特性的设计和勘探
的
AD9516,
包括PLL环路滤波器的设计。这是
可在
www.analog.com/clocks 。
版本A |第28页76