位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第545页 > EP1S60B1508I7ES > EP1S60B1508I7ES PDF资料 > EP1S60B1508I7ES PDF资料1第288页

Stratix器件手册,卷1
快速的区域时钟外部I / O
参数
4–49
全局时钟外部I / O
参数
4–50
区域时钟外部I / O
参数
4–50
EP1S60设备
柱脚
快速的区域时钟外部I / O
参数
4–51
全局时钟外部I / O
参数
4–52
区域时钟外部I / O
参数
4–51
M- RAM
接口位置
2–38
排针
快速的区域时钟外部I / O
参数
4–52
全局时钟外部I / O
参数
4–53
区域时钟外部I / O
参数
4–53
EP1S80设备
柱脚
快速的区域时钟外部I / O
参数
4–54
全局时钟外部I / O
参数
4–55
区域时钟外部I / O
参数
4–54
全局时钟外部I / O
参数
4–56
排针
快速的区域时钟外部I / O
参数
4–55
区域时钟外部I / O
参数
4–56
定时
定时
定时
I
I / O
标准
1.5-V
4–14, 4–15
I / O规格
4–4
1.8-V
I / O规格
4–4
2.5-V
I / O规格
4–3
3.3-V
4–13
LVDS I / O规格
4–6
PCI规格
4–9
PCML规格
4–8
先进的I / O标准支持
2–122
列I / O模块连接到
互联
2–107
柱脚
输入延迟加法器
4–66
每个IOE的控制信号选择
2–109
CTT I / O规格
4–16
迪FF erential
LVDS
输入
片上
终止
2–128
外部I / O延迟参数
4–66
GTL +的I / O规格
4–10
快速
迪FF erential
I / O
支持
2–130
超传输
技术
特定网络阳离子
4–9
I / O组
2–125
I / O结构
2–104
通过银行的I / O支持
2–126
国际雇主组织结构
2–105
LVCMOS规格
4–3
在快速PLL LVDS性能
输入
2–103
LVPECL规格
4–8
LVTTL规格
4–3
多电压I / O接口
2–129
多电压I / O支持
2–130
输出延迟加法器的快速压摆率
在列引脚
4–68
输出延迟加法器的快速压摆率
上排引脚
4–69
输出延迟加法器的慢转换速率
在列引脚
4–70
封装选项& I / O管脚数
1–4
接收器输入波形的差异
定时
定时
定时
定时
定时
定时
定时
定时
定时
定时
定时
定时
H
HSTL
I类规格
4–14, 4–15
II类规范
4–14, 4–15
Index–4
Altera公司。