
AD7392/AD7393
扩增fi er节
电源旁路和接地
内部DAC的输出是由低功率缓冲CON-
消费精密放大器。运算放大器有一个60
s
典型
建立时间为满量程的0.1 % 。中有轻微的差别
建立时间为负回转信号与积极。另外,
在过去的6个LSB内负跳变稳定时间为
零伏具有延长稳定时间。轨到轨输出
这个放大器的阶段已被设计为提供精确
性能的同时,无论是附近的电源供电。身材
图25示出了轨到rail-的等效输出概略
放大器,其N沟道下拉场效应晶体管,这将拉动一个
直接输出负载到地。输出的源电流为
由一个P沟道的上拉装置,其能够输出电流提供
到GND端接负载。
V
DD
P沟道
精确模拟产品,如AD7392 / AD7393 ,需要一个
以及滤波电源。由于AD7392 / AD7393能操作
从单一的+3 V至+5 V电源吃,似乎方便
只需点击进入数字逻辑电源。不幸的是,
逻辑电源通常是一个开关式的设计,这会产生
噪声在20kHz至1MHz的范围内。此外,快速逻辑门
可以生成几百毫伏的幅度因故障
到布线电阻和电感。电源噪声
作为结果而产生的装置,特别必须小心,以
保证DAC的固有的精度得以维持。
良好的工程判断应该寻址时行使
荷兰国际集团在电源接地和绕过AD7392的。
的AD7392应该直接从系统电源供电
供应量。这种结构,如图26所示,采用一个LC
过滤器和单独的电源和接地连接,以隔离
模拟部分,从逻辑开关瞬变。
铁氧体磁珠:
2圈, FAIR -RITE
#2677006301
N沟道
V
OUT
AGND
TTL / CMOS
逻辑
电路
+5V
100 F
可选。
10-22 F
坦。
0.1 F
CER 。
+5V
回报
图25.等效模拟输出电路
轨到轨输出级提供
±
1 mA的电流。
N沟道输出下拉MOSFET ,如图
25 ,有35
导通电阻,用于设置灌电流能力
附近的地面上。除了阻性负载驱动能力,在
放大器也都经过精心设计和表征
高达100 pF的容性负载驱动能力。
参考输入
+5V
电源
图26.使用单独的痕迹,降低电源
噪音
基准输入端有一个恒定的输入阻抗
独立的数字代码,这导致减少的毛刺
上的外部参考电压源。高2.5 MΩ
输入电阻中的功耗降至最低
AD7392 / AD7393 D / A转换器。在V
REF
输入接受
输入电压范围从地面到正电源电压
年龄V
DD
。一,节省了一个外部的简单应用
基准电压源是REF端来连接
正V
DD
供应量。在轨到轨就此结果
电压输出范围最大化的编程范围。该
参考输入将接受的交流信号,只要它们保持
电源电压范围, 0 < V内
在REF
& LT ; V
DD
。在为参考
ENCE带宽和积分非线性误差表现
绘制典型性能部分(见图20和
21 ) 。该比例的参考功能使AD7392 /
AD7393的理想伴侣比例尺模 - 数
转换器,如AD7896 。
电源
不论是否单独的电源迹线是可用的, gener-
OU的电源旁路会降低供电线路引起的误差。
本地电源旁路,由10
F
钽电 -
裂解在并联0.1
F
陶瓷电容器,是中建议
谁料在所有应用中(图27) 。
+ 2.7V至+ 5.5V
20
REF
1
V
DD
0.1 F
10 F
2
3
4
GND
17, 18
*
DB0–DB11
SHDN
CS
RS
C
AD7392
OR
AD7393
19
V
OUT
*可选的外部
参考绕道
在AD7392 / AD7393的功耗非常低是
的电路设计优化使用它采用CBCMOS的直接结果
流程。通过采用CMOS的用于低功率特性
逻辑和低噪声,紧密匹配的互为的
tary双极晶体管,优良的模拟的精度。
在所使用的轨到轨输出放大器的一个优点
AD7392 / AD7393是广泛可用的电源电压。
该器件完全指定,并从+2.7 V测试运行
至+5.5 V.
图27.推荐电源旁路的
AD7392/AD7393
–8–
REV 。一