添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1821页 > AD5648BRUZ-2 > AD5648BRUZ-2 PDF资料 > AD5648BRUZ-2 PDF资料2第22页
AD5628/AD5648/AD5668
输出放大器器
输出缓冲放大器可以产生轨到轨电压
它的输出,它给出了0至V的输出范围
DD
。该
放大器能够驱动2 kΩ的负载并联的
200 pF到GND 。输出的源和汇的能力
放大器可以在图32和图33的压摆率可以看出
为1.5 V /μs的一个至 7微秒规模稳定时间。
表8.命令定义
命令
C3 C2 C1
0
0
0
0
0
0
0
0
1
0
0
0
0
0
1
1
1
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
C0
0
1
0
1
0
1
0
1
0
1
1
数据表
串行接口
在AD5628 / AD5648 / AD5668具有3线串行接口
( SYNC ,SCLK和DIN) ,它与SPI , QSPI和兼容
MICROWIRE接口标准以及大多数DSP 。看
图2为一个典型的写序列的时序图。
写序列开始通过将SYNC线置为低电平。数据
从DIN线移入的32位移位寄存器
SCLK下降沿边缘。串行时钟频率可高达
为50兆赫,使得AD5628 / AD5648 / AD5668兼容
高速的DSP 。在32
nd
时钟下降沿,最后
数据位被移入和编程功能的执行,
也就是说,在DAC,改变寄存器的内容和/或在一个变化
操作模式。在这个阶段, SYNC线可以保持
低或带来高。在任一种情况下,它必须被拉高
为使得下一个写序列之前至少15纳秒
SYNC下降沿边缘可以启动下一个写序列。 SYNC
应低闲置写序列之间为甚至更低的
的部分的电源操作。如前面提到的,
然而, SYNC必须再次之前下一个拉高
写序。
描述
写入输入寄存器n
更新DAC寄存器n
写入输入寄存器n ,更新所有
(软件LDAC )
写入和更新DAC通道n
掉电/上电DAC
加载清零代码寄存器
负载LDAC寄存器
复位(上电复位)
建立内部REF寄存器
版权所有
版权所有
版权所有
表9.地址命令
A3
0
0
0
0
0
0
0
0
1
ADDRESS (N )
A2
A1
0
0
0
0
0
1
0
1
1
0
1
0
1
1
1
1
1
1
A0
0
1
0
1
0
1
0
1
1
选定的DAC通道
DAC A
DAC B
DAC
DAC
DAC ê
DAC F
DAC摹
DAC
所有DAC
修订版G |第22页32

深圳市碧威特网络技术有限公司