
AD7569/AD7669
电路描述
D / A部分
该AD7569包含一个8位,电压模式, D / A转换器
使用8等权重电流源切换到
的R- 2R梯形网络,得到一个直接的但非缓冲0 V至
+ 1.25V的输出范围。在AD7669相似,但包含了两个
D / A转换器。电流源是使用PNP型制造
晶体管。这些晶体管使电流源中
从正电压的逻辑驱动并给予从零开始的输出
范围内。从电压切换R-2R的输出电压lad-
明镜网络具有相同的正极性作为基准;
因此,在D / A转换器可以从一个单一的操作
电源轨。
使用片上产生的PNP型的电流源
带隙基准和控制放大器。电流源
被切换到或者梯子或AGND
DAC
由高速
p沟道开关。这些高速开关确保快速设定
稳定时间为DAC的输出电压。在R-2R梯形
DAC的网络包括高度稳定,薄膜电阻。
的简化电路图用于D / A转换器部分是
在图3中一个相同的d所列/ A转换器被用作一部分
在A / D转换器,这将在后面讨论。
供给,在输出晶体管充当被动下拉
接近0 V与V的输出电压
SS
= 0V。这意味着
放大器的吸收能力被降低的输出电压
年龄接近0 V的单电源供电。在双电源供电的全
的1.25毫安汇能力保持在整个输出
电压范围。
对于所有其他参数,单电源和双电源perfor-
放大器mances基本上是相同的。输出
来自放大器,对DAC满量程噪声,是200
V
峰 - 峰值。现场的噪音在1 kHz为35纳伏/ √Hz的全0
对DAC 。噪声频谱密度与频率的关系为情节
放大器示出在典型的性能图表。
参考电压
在AD7569 / AD7669内置一个片内带隙基准
它提供了一个低噪声,温度补偿的参考
电压为DAC和ADC的。该参考
修剪的绝对精度和温度系数。该
带隙基准相对于V产生
DD
。它是缓冲的
由一个单独的控制放大器,用于两个DAC和ERED
ADC的参考。这可以在DAC梯形网络可见
配置在图3中。
数字部分
在AD7569 / AD7669的数据引脚提供了一个连接
外部总线和DAC数据输入和ADC数据之间
输出。所有数字输入和输出的阈值电平
与TTL或5 V CMOS电平兼容。国内
所有数字输入引脚的保护是通过片上通过分布实现
布式二极管。
的数据格式为标准二进制时的部分采用的是单
电源(V
SS
= 0 V ) 。然而,当V
SS
-5 V施加的
数据格式变为二进制补码。这个数据格式AP-
帘布层到数字的DAC的输入端和数字输出
该ADC。
ADC部分
图3. DAC简化电路图
OP放大器部分
来自D的输出/ A转换器是由一个高速缓冲
非反相运算放大器。该运算放大器能够发展的
±
2.5 V在一个2 kΩ和100 pF负载到AGND
DAC
。在上午
plifier可以采用+5 V单电源供电给2
单极性输出范围,或双电源( ± 5 V ),以允许
2双极性输出范围。
该放大器的反馈路径中包含一个增益/偏置网络
工作,它提供四个电压在运算器的输出范围
功放。输出电压范围由RANGE决定
和V
SS
输入。 (见表一中各引脚功能说明
。部分)四种可能的输出范围:0 V至1.25 V,
0 V至+2.5 V,
±
1.25 V和
±
2.5V。应当注意的是
无论选择哪种范围内输出放大器也适用
到A / D转换器的输入电压范围。
输出放大器稳定到内1/2 LSB其最终值
在通常小于500纳秒。从单一的操作部或
双电源对正向建立时间没有影响。
但是,负向输出建立时间的电压
接近0伏在单电源会比沉降稍长
时至负满量程为双电源供电。加成
同盟,以确保输出电压可以为0 V在单
版本B
模拟 - 数字转换器的AD7569 / AD7669用途
逐次逼近技术,实现了快速的转换
2锡安时间
s
并提供一个8位并行数字输出。
用于ADC的基准是由片上带隙提供
参考。
转换开始被控制
ST
或
CS
和
RD 。
一旦
转换已经启动,另一种转换开始不应该
尝试直到正在进行的转换完成。
行使
RESET
输入不影响转换;该
RESET
输入复位
INT
线高,这是在跨有用
其中,一读还没有在执行中断驱动的系统
前一次转换的结束。该
INT
线不具有
在转换结束时被清除。 ADC将继续
正确转换,但该功能
INT
行会
的影响。
图4显示了一个转换周期的工作波形。
模拟输入电压V
IN
被保持的50ns后下降沿继续典型
荷兰国际集团的边缘
ST
或( CS &
RD) 。
的MSB决定作出AP-
输入的第二下降沿之后紧贴地50ns的
CLK下一个转换的开始。如果T
1
图4是更大
大于50ns ,则输入CLK的下降沿会被视为
作为第一个时钟下降沿。如果T
1
小于50纳秒,第一下降沿继续
不会发生,直到一个时钟的转换将时钟边沿
后循环。随后的位作出决定近似
三方共同经过CLK边缘50纳秒,直到转换完成。
–9–