
ADuC836
参数
UART时序(移位寄存器模式)
t
XLXL
串口时钟周期时间
t
QVXH
输出数据建立到时钟
t
DVXH
输入数据建立到时钟
t
XHDX
输入数据保持时钟后
t
XHQX
时钟输出后数据保持
12.58 MHz的Core_Clk
民
典型值
最大
0.95
民
可变Core_Clk
典型值
12t
CORE
最大
单位
s
ns
ns
ns
ns
662
292
0
42
10t
CORE
– 133
2t
CORE
+ 133
0
2t
CORE
– 117
ALE ( O)
t
XLXL
TXD
(输出时钟)
01
67
t
QVXH
t
XHQX
RXD
(输出数据)的
最高位
第6位
第1位
SET RI
OR
SET TI
t
DVXH
RXD
(输入数据)的
最高位
第6位
t
XHDX
第1位
最低位
图74. UART时序移位寄存器模式
–74–
REV 。一