添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第916页 > AD9649 > AD9649 PDF资料 > AD9649 PDF资料1第30页
AD9649
应用信息
设计指南
启动AD9649的设计和布局作为系统之前,
建议设计人员熟悉这些
指导方针,其中讨论了特殊的电路连接,
需要某些引脚布局要求。
提高ADC和之间的覆盖和粘合
在PCB中,丝网应覆盖分区的连续
飞机在PCB上成多个均等的部分。这提供
在回流过程中的ADC与PCB之间提供多个连接点
流程。使用一个连续的平面,没有分区的保证
只有在ADC与PCB之间有一个连接点。有关详细
关于芯片级封装和PCB布局信息
包,请参阅AN- 772应用笔记,
设计与
制造指南的引脚架构芯片级封装
( LFCSP )
at
www.analog.com 。
电源和接地建议
当连接电源至AD9649 ,强烈recom-
谁料那可以使用两个独立的电源。使用一个1.8 V电源
用于模拟( AVDD ) ;使用一个单独的1.8 V至3.3 V电源。
数字输出电源( DRVDD ) 。如果一个普通1.8 V AVDD和
DRVDD电源必须使用, AVDD和DRVDD域
必须隔离带铁氧体磁珠或滤波扼流圈和独立
去耦电容。有几种不同的去耦电容可以
可用于适用于高频和低频。这些定位
靠近入口点在PCB板级和接近电容
到该部分的销,以最小的轨迹长度。
单PCB接地层时,使用足够了
AD9649 。有了适当的去耦和的智能分区
印刷电路板的模拟,数字和时钟部分,获得最佳性能
是很容易实现的。
编码时钟
为了获得最佳的动态性能,采用低抖动编码
时钟源与一个占空比为50% (±5% ),以时钟的AD9649 。
VCM
VCM引脚去耦至地, 0.1 μF
电容器,如图39 。
RBIAS
在AD9649需要一个10kΩ的电阻放在之间
在RBIAS引脚与地。该电阻设定电流大师
ADC内核的参考,并应具有至少为1%的容差。
裸露焊盘散热散热器推荐
裸露焊盘(引脚0 )是唯一的接地连接
在AD9649 ;因此,必须将其连接到模拟地
(AGND )客户的PCB上。为了达到最佳的电气
性能和热性能,配合裸露(无阻焊)
在PCB暴露的AD9649连续铜平面
桨,脚0 。
铜平面上应有多个通孔,以实现最低
散热流过电阻可能散热途径
在PCB的底部。填充或堵塞这些孔与nonconduc-
略去环氧树脂。
参考脱钩
从外部去耦VREF引脚到地的低ESR ,
1.0 μF电容并联的低ESR , 0.1 μF陶瓷
电容。
SPI端口
SPI端口不应该在周期的时候完全被激活
所需的转换器的动态性能。因为
SCLK信号,CSB信号和SDIO信号通常是异步的
ADC时钟,从这些信号中的噪声会降低转换器
性能。如果板上SPI总线用于其它装置,
可能有必要在该总线与所述缓冲器之间
AD9649 ,以防止过渡的转换器,这些信号
在关键的采样周期的投入。
第0版|页32 30

深圳市碧威特网络技术有限公司