
第2章: MAX V架构
I / O结构
2–31
该5M1270Z和5M2210Z设备支持四个I / O插槽,如图
图2-23 。
这些银行都支持所有的LVTTL的, LVCMOS , LVDS , RSDS和标准
所示
表2-4 。
符合PCI标准的I / O支持的银行3行3支持
PCI夹紧投入和产出的PCI合规性驱动二极管。您必须使用
银行3用于需要符合PCI标准的I / O引脚设计。 Quartus II软件
自动将I / O引脚在这家银行,如果分配的PCI I / O标准。
图2-23 。 I / O组的5M1270Z和5M2210Z设备
(注1 ) , ( 2 )
I / O组2
I / O库1
所有的I / O组
支持
3.3 -V LVTTL / LVCMOS ,
2.5 -V LVTTL / LVCMOS ,
1.8 -V LVTTL / LVCMOS ,
1.5 -V LVCMOS ,
1.2 -V LVCMOS
(3),
LVDS
(4),
RSDS(5)
还支持
3.3 -V PCI
I / O标准
I / O组3
I / O块4
注释
图2-23 :
(1)
图2-23
是硅晶片的顶视图。
(2)
图2-23
仅仅是一个图形表示。请参考引脚列表和Quartus II软件,用于精确的引脚位置。
( 3 )此I / O标准不Bank 1中的支持。
(4)仿真的LVDS输出使用三电阻网络( LVDS_E_3R ) 。
( 5 )仿真RSDS输出使用三电阻网络( RSDS_E_3R ) 。
每个I / O组有专用V
CCIO
引脚,确定电压标准支持
在那家银行。单一设备可以支持1.2 V, 1.5 V, 1.8 V, 2.5 V和3.3 V接口;
每个单独的银行可以支持不同的标准。每个I / O插槽可支持
多个标准具有相同V
CCIO
对于输入和输出引脚。例如,当
V
CCIO
是3.3 V ,银行3可以支持LVTTL , LVCMOS和3.3 -V PCI 。 V
CCIO
权力
输入和输出缓冲器中的MAX V器件。
JTAG管脚为MAX V器件是专用引脚,不能作为常规
I / O引脚。引脚
TMS , TDI , TDO ,
和
TCK
支持中所示的所有I / O标准
表2-4第2-29页
除了PCI和1.2 -V LVCMOS 。这些引脚驻留在银行1
所有MAX V器件和它们的I / O标准支持由V控制
CCIO
设置银行1 。
2010年12月
Altera公司。
MAX V器件手册