添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符5型号页 > 首字符5的型号第0页 > 5M40ZE64A4N > 5M40ZE64A4N PDF资料 > 5M40ZE64A4N PDF资料1第38页
2–26
第2章: MAX V架构
I / O结构
I / O结构
IOEs支持许多功能,其中包括:
LVTTL , LVCMOS ,LVDS和RSDS I / O标准
3.3 V , 32位, 33 - MHz的PCI合规
JTAG边界扫描测试( BST )的支持
可编程驱动强度控制
在上电期间和在系统编程弱上拉电阻
摆率控制
三态缓冲器具有独立的输出使能控制
总线保持电路
可编程上拉电阻器在用户模式下
每个引脚独特的输出使能
漏极开路输出
施密特触发器输入
快速I / O连接
可编程输入延迟
MAX V器件IOEs包含一个双向I / O缓冲区。
图2-19
展示了MAX V
IOE结构。从相邻的LAB寄存器可以驾车前往,或从IOE的驱动
双向I / O缓冲器。 Quartus II软件会自动尝试将
在相邻的LAB具有快速I / O接口寄存器来实现尽可能快的
时钟至输出和注册的输出使能定时。当快速输入寄存器
选项被激活, Quartus II软件自动路由寄存器
保证零保持时间。您可以在Quartus II软件中设置定时任务
以获得所需的I / O时序。
MAX V器件手册
2010年12月
Altera公司。

深圳市碧威特网络技术有限公司