添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第231页 > AD5324BRM > AD5324BRM PDF资料 > AD5324BRM PDF资料1第14页
AD5304/AD5314/AD5324
工作原理
功能说明
在AD5304 / AD5314 / AD5324是四,电阻串DAC
制造在CMOS工艺的8,10和12的分辨率
比特。每个包含四个输出缓冲放大器和
通过3线串行接口写入。他们从单一的操作
2.5 V电源至5.5伏,并且输出缓冲放大器提供
轨到轨输出摆幅与0.7 V / μs的压摆率。四
的DAC共享一个参考输入引脚。该器件具有亲
可编程断电模式中,所有的DAC可以开启
完全关闭具有高阻抗输出。
R
R
R
输出
扩音器
数据表
R
00929-031
R
图31.电阻串
数字 - 模拟
一个DAC通道的结构包括一个电阻器串的
其次是一个输出缓冲放大器的DAC 。在电压
REFIN引脚提供的参考电压的数模转换器。图30
示出了DAC结构的框图。由于输入
编码到DAC为标准二进制,理想的输出电压为
由下式给出
V
OUT
½
V
REF
D
2
N
DAC的基准输入
有一个单一的参考输入引脚的四个DAC 。该
参考输入不进行缓冲。用户可以具有一个参考
电压低至0.25 V或高达VDD的,因为没有
限制由于净空或footroom要求
任何参考放大器。它建议使用的缓冲
参照在外部电路(例如, REF192 ) 。该
输入阻抗通常为45千欧。
输出放大器器
输出缓冲放大器能够生成轨对轨的
电压在其输出到V给出为0V的输出范围
DD
引用是V
DD
。它能够驱动2 kΩ的负载来的
GND或V
DD
在与500 pF的平行GND或V
DD
。源
和输出放大器的接收器的能力可以在可见
绘制如图15 。
压摆率为0.7 V / μs的一个半标度稳定时间
±0.5 LSB (在8位) 6微秒。
哪里
D
=的二进制代码被加载到相应的十进制数
DAC寄存器:
0-255为AD5304 (8位)
0-1023为AD5314 (10位)
0-4095为AD5324 (12位)
N
= DAC的分辨率。
REFIN
上电复位
输入
注册
DAC
注册
电阻器
STRING
V
OUT
A
在AD5304 / AD5314 / AD5324均具有上电复位
功能,使他们在一个确定的国家政权了。上电
状态使用正常操作和输出电压设置为0V。
00929-030
输出缓冲器
扩音器
图30. DAC通道架构
电阻串
电阻串部分如图31所示。这是一个简单的
电阻串中,每个值R的数字代码加载到
DAC寄存器确定在哪一个节点上的串上的电压
被分出的将被馈送到输出放大器器。该电压是
通过闭合的开关中的一个连接字符串分出
到放大器。因为它是一串电阻,它是保证
单调。
输入和DAC寄存器连接LLED零,并保持
所以直到一个有效的写序列的设备。这是
在应用中是特别有用的,重要的是要知道
DAC的输出状态,同时该设备加电。
串行接口
在AD5304 / AD5314 / AD5324控制在一个通用的,
3线串行接口,工作时钟速率高达30 MHz的
并且与SPI , QSPI ,MICROWIRE和DSP兼容
接口标准。
修订版H |第14页24

深圳市碧威特网络技术有限公司