
DS3146 / DS3146 / DS31412 6 / 8 / 12通道DS3 / E3成帧器
表格清单
表4 -A 。适用电信标准............................................... ............................. 8
表6 -A 。注册Map........................................................................................................................ 15
表6 -B所示。状态寄存器集Example................................................................................................ 17
表7 -A 。 BERT /回环交互,有效负载位........................................... ............................... 20
表7 -B所示。 BERT /回环交互开销位........................................... ............................. 21
表7 -C 。常见的线路接口寄存器映射............................................. ..................................... 22
表7 -D 。 DS3 / E3成帧器寄存器映射............................................ .................................................. 33
表7 -E 。 DS3警报标准............................................................................................................... 41
表7 -F 。 E3警报标准.................................................................................................................. 41
表7 -G。 BERT寄存器映射............................................................................................................. 46
表7-H 。 HDLC寄存器映射............................................................................................................. 55
表7 -Ⅰ 。 FEAC注册Map............................................................................................................... 64
表9 -A 。 JTAG指令代码....................................................................................................... 72
表9 -B所示。 JTAG ID Code...................................................................................................................... 73
表10 -A 。建议的直流工作条件.............................................. ............................. 74
表10 -B所示。直流电气特性............................................... ............................................... 74
表11 -A 。数据路径的时序............................................................................................................... 75
表11 -B所示。 TCCLK数据路径Timing................................................................................................... 75
表11 -C上。线路环回时间........................................................................................................ 77
表11 -D 。微处理器的接口时序............................................... ......................................... 78
表11 -E 。 JTAG接口时序....................................................................................................... 83
表12 -A 。全球引脚分配(排序由信号名称) ......................................... ..................... 84
表12 -B所示。每个成帧器引脚分配(排序由信号名称) ....................................... ............... 84
表13 -A 。热学性能,自然对流............................................. ................................ 89
表13 -B所示。的Theta - JA (Q
JA
)与Airflow.................................................................................................... 89
5 89