
时序信息
第17页
表9
在3.3 V.使用EPC1和EPC1441器件时,列出了时序参数
使用EPC1和EPC1441器件在3.3 V时表9.时序参数
符号
t
POR
t
OEZX
t
CE
t
DSU
t
DH
t
CO
t
CDOE
f
CLK
t
MCH
t
MCL
t
SCH
t
SCL
t
中国航天科技集团公司
t
CCA
t
OEW
t
OEC
t
NRCAS
POR延迟
(1)
参数
OE
高
数据
输出启用
OE
高先上升沿
DCLK
数据
之前建立时间上升沿
DCLK
数据
上升沿后保持时间
DCLK
DCLK
to
数据
OUT
DCLK
to
数据
启用/禁用
DCLK
频率
DCLK
高时间为在配置链中的第一装置
DCLK
低的时间为在配置链中的第一装置
DCLK
高时间为后续设备
DCLK
低时用于随后的器件
DCLK
上升沿
nCASC
NCS
to
nCASC
级联延迟
OE
低脉冲宽度(重置) ,以保证计数器复位
OE
低(重置)到
DCLK
禁用延迟
OE
低(重置)到
nCASC
延迟
民
—
—
—
30
0
—
—
2
50
50
50
50
—
—
100
—
—
典型值
—
—
—
—
—
—
—
4
125
125
—
—
—
—
—
—
—
最大
200
80
300
—
—
30
30
10
250
250
—
—
25
15
—
30
30
单位
ms
ns
ns
ns
ns
ns
ns
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意
表9 :
( 1 )在初始上电时,上电复位延迟时,允许的电压电平稳定。随后的重新配置时不会出现此延迟。
表10
使用EPC1 , EPC2和EPC1441的设备时,列出了时序参数
5.0 V.
使用EPC1 , EPC2和EPC1441器件在5.0 V (第1部分2)当表10.时序参数
符号
t
POR
t
OEZX
t
CE
t
DSU
t
DH
t
CO
t
CDOE
f
CLK
t
MCH
t
MCL
t
SCH
t
SCL
t
中国航天科技集团公司
t
CCA
POR延迟
(1)
参数
OE
高
数据
输出启用
OE
高先上升沿
DCLK
数据
之前建立时间上升沿
DCLK
数据
上升沿后保持时间
DCLK
DCLK
to
数据
OUT
DCLK
to
数据
启用/禁用
DCLK
频率
DCLK
高时间为在配置链中的第一装置
DCLK
低的时间为在配置链中的第一装置
DCLK
高时间为后续设备
DCLK
低时用于随后的器件
DCLK
上升沿
nCASC
NCS
to
nCASC
级联延迟
民
—
—
—
30
0
—
—
6.7
30
30
30
30
—
—
典型值
—
—
—
—
—
—
—
10
50
50
—
—
—
—
最大
200
50
200
—
—
20
20
16.7
75
75
—
—
20
10
单位
ms
ns
ns
ns
ns
ns
ns
兆赫
ns
ns
ns
ns
ns
ns
2012年1月
Altera公司。
配置设备的基于SRAM LUT设备