位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第2页 > LPC810M021FN8 > LPC810M021FN8 PDF资料 > LPC810M021FN8 PDF资料2第28页

D
R
A
FT
D
R
A
FT
恩智浦半导体
LPC81xM
FT
FT
D
D
R
R
A
A
FT
FT
D
D
R
R
A
FT
R
A
FT
D
D
D
R
A
D
R
A
D
D
R
A
FT
32位ARM Cortex -M0 +微控制器
FT
D
A
D
R
A
R
A
FT
D
R
FT
7.22仿真和调试
D
R
调试功能都集成到了ARM Cortex -M0 + 。串行线调试功能
除了标准的JTAG边界扫描支持。在ARM Cortex- M0 +是
配置为支持多达4个断点和两个观察点。
D
R
A
FT
D
R
A
FT
R
A
F
D
R
A
FT
D
R
A
A
FT
微跟踪缓冲区是在LPC81xM实施。
FT
D
R
A
JTAG边界扫描的RESET引脚选择( RESET =低)和ARM
SWD调试( RESET =高) 。在ARM SWD调试端口被禁用,而LPC81xM
处于复位状态。 JTAG边界扫描引脚由硬件选择,当器件处于
引脚PIO0_0到PIO0_3边界扫描模式(见
表3)。
执行边界扫描测试,请按照下列步骤操作:
1.清除驻留在闪烁的任何用户代码。
2.电源与复位引脚部分拉高到外部。
3.等待至少250
s.
4.将RESET引脚为低电平外部。
5.执行边界扫描操作。
6.一旦边界扫描操作完成,断言TRST引脚来启用
SWD调试模式,然后松开RESET引脚(拉高) 。
备注:
JTAG接口不能被用于调试目的。
LPC81xM
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
目标数据表
1.0版 - 2012年11月7日
28 67