位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第4页 > DAC1408D650HN > DAC1408D650HN PDF资料 > DAC1408D650HN PDF资料4第19页

集成设备技术
DAC1408D650
2 , 4或8内插DAC与JESD204A
TDAC
参考时钟
PH01
主时钟
PH02
从1个时钟
PH03
从2个时钟
001aal071
图10.时钟歪斜的情况下2 :法师是最接近
在最坏的情况下时钟偏移由下式给出
t
2
=
PH03
–
PH01
.
允许的最低限度的跟踪延迟了MDS信号由下式给出
t
=
t
2
.
在实际应用中,主DAC可以在任何地方和这两个条件必须
满意:
t
2
t
MDS
TDAC
–
t
1
.
例如:
时钟产生偏差=
80 PS
FR4基板
15厘米/ ns的延迟
时钟走线长度差为3厘米至4厘米
输出采样率= 650 Msps的
200 PS + 80 PS <
t
MDS
< PS 1538
( 266 PS + 80 PS )
280 PS <
t
MDS
< PS 1192
4.2厘米< L
MDS
< 17.8厘米
DAC1408D650 6
2012 IDT保留所有权利。
产品数据表
牧师06 - 2012年7月2日
19 96