位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第0页 > CY25200K-ZXCxxxw > CY25200K-ZXCxxxw PDF资料 > CY25200K-ZXCxxxw PDF资料1第6页

CY25200
价差百分比( SSCLK1到SSCLK6输出)
该SSCLK频率被编程为一个百分比值
从± 0.25 %到± 2.5%的中心扩散,从-0.5 %至
-5.0 %下调蔓延。粒度为0.25%。
表4.使用时钟选择, CLKSEL控制引脚
输入频率
(兆赫)
14.318
CLKSEL
(引脚4 )
CLKSEL = 0
CLKSEL = 1
SSCLK1
(引脚7 )
33.33
66.66
SSCLK2
(引脚8 )
33.33
66.66
SSCLK3
(引脚9 )
33.33
66.66
SSCLK4
(引脚12 )
33.33
66.66
REFOUT
(引脚14)的
14.318
14.318
REFOUT
(引脚15 )
14.318
14.318
调制频率
默认的调制频率为31.5千赫。其他调制
通过配置软件的可用频率是30.1千赫
和32.9千赫。
图3.使用时钟选择, CLKSEL控制引脚配置引脚
14.318兆赫
VDD
AVDD
CLKSEL
AVSS
VSSL
33.33 / 66.66 MHz的
33.33 / 66.66 MHz的
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
XOUT
REFOUT ( 14.318兆赫)
REFOUT(14.318MHz)
VSS
33.33 / 66.66 MHz的
VDDL
SSON
33.33 / 66.66 MHz的
文件编号: 38-07633牧师* H
第15 6
[+ ]反馈