
ICS9FG104D
频率发生器的CPU , QPI总线,FBD第二代PCIe SATA &
为ICS9FG104D一般的SMBus串行接口信息
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址直流
(H)
ICS时钟将
应答
控制器(主机)发送起始字节位置= N
ICS时钟将
应答
控制器(主机)发送的数据的字节计数= X
ICS时钟将
应答
控制器(主机)开始发送
字节n通过
字节N + X -1
ICS时钟将
应答
每个字节
一次一个地
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
控制器(主机)发送写地址直流
(h)
ICS时钟将
应答
控制器(主机)发送开始时字节
位置= N
ICS时钟将
应答
控制器(主机)将派遣一个独立的起始位。
控制器(主机)发送的读出地址的DD
(h)
ICS时钟将
应答
ICS时钟将发送数据字节数= X
ICS时钟发送
字节N + X -1
ICS时钟发送
字节0至字节X(如果X
(h)
被写入字节8 )
.
控制器(主机)需要确认每个字节
Controllor (主机)将发送一个不应答位
控制器(主机)将发送一个停止位
索引块写操作
控制器(主机)
开始位
T
从地址DC
(h)
WR
写
起始字节= N
确认
数据字节数= X
确认
开始的字节n
确认
X字节
ICS (从/接收器)
索引块读操作
控制器(主机)
T
开始位
从地址DC
(h)
WR
写
起始字节= N
确认
RT
重复启动
从地址DD
(h)
RD
读
确认
数据字节数= X
确认
开始的字节n
X字节
ICS (从/接收器)
确认
确认
字节N + X - 1
确认
P
停止位
确认
字节N + X - 1
N
P
IDT
频率发生器的CPU , QPI总线,FBD第二代PCIe SATA &
无应答
停止位
1541C—12/16/10
7