位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第261页 > TNETX15AEPGE > TNETX15AEPGE PDF资料 > TNETX15AEPGE PDF资料1第68页

TNETX15AE
地址LOOKUP设备
SPWS041A - 1997年8月 - 修订1997年10月
时序要求(见注6和图21 )
DRAM接口
号
1
2
3
4
5
6
7
8
TSU ( DD )
TSU ( DWE )
TSU ( DRAS )
TSU ( DCAS )
日( DD )
日( DWE )
日( DRAS )
日( DCAS )
建立时间, DD35 - DD0 OSCIN ↑前有效
建立时间,从DWE ↓到OSCIN ↑
建立时间,从DRAS ↓到OSCIN ↑
建立时间,从DCAS ↓到OSCIN ↑
保持时间, DD35 - DD0 OSCIN ↑后有效
保持时间, OSCIN ↑后DWE低
保持时间, OSCIN ↑ DRAS后低
保持时间, OSCIN ↑后DCAS低
民
3
4
4
5
3
3
3
3
最大
单位
ns
ns
ns
ns
ns
ns
ns
ns
DD35 - DD0数据可用于两个周期
注6: TNETX15AE监听DRAM接口来提取帧信息。在TNETX15AE提取物对只写信息
周期。该TNETX15AE不输出任何信号给DRAM接口。适用于TNETX15AE上的唯一参数
此接口是延迟时间,相对于OSCIN ,即转化为TNETX15AE设置时间。
TNETX15AE插销这里
OSCIN
(输入)
DWE
(输入)
DRAS
(输入)
DCAS
(输入)
1
DD35–DD0
(输入)
Z
数据
3
2
6
7
8
4
5
Z
图21. DRAM接口时序
68
邮政信箱655303
达拉斯,德克萨斯州75265