位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第699页 > TMS320F243PGEA > TMS320F243PGEA PDF资料 > TMS320F243PGEA PDF资料2第15页

TMS320F243 , TMS320F241
DSP控制器
SPRS064D - 1997年12月 - 修订2006年2月
终端功能 - F241 PG和FN包
名字
64
QFP
号
24
23
22
21
20
19
18
15
68
PLCC
号
32
31
30
29
28
26
25
22
模拟电源电压为模数转换器( 5V) 。强烈建议隔离
VCCA来自数字电源电压(与VSSA从数字地)到
保持规定的精度,提高了抗噪声能力
ADC。
ADC的模拟地参考
ADC的模拟高参考电压输入
ADC的模拟低参考电压输入
定时器1比较输出/通用双向数字I / O( GPIO ) 。
定时器2比较输出/ GPIO
计数方向GP定时器/ GPIO 。如果TDIR = 1 ,向上计数是
选择。如果TDIR = 0时,向下计数被选中。
外部时钟输入GP定时器/ GPIO 。注意,计时器也可以使用
内部器件时钟。
捕捉输入# 1 /正交编码器脉冲输入# 0 / GPIO
I
捕捉输入# 2 /正交编码器脉冲输入# 1 / GPIO
捕捉输入# 3 / GPIO
比较/ PWM输出引脚# 1或GPIO
比较/ PWM输出引脚# 2或GPIO
比较/ PWM输出引脚#3或GPIO
比较/ PWM输出引脚# 4或GPIO
比较/ PWM输出引脚# 5或GPIO
比较/ PWM输出引脚# 6或GPIO
功率驱动保护中断输入。这个中断,当被激活时,看跌期权
PWM输出引脚处于高阻抗状态,宜电机
驱动器/电源转换器的异常,如过压或过流,过
等出现。 PDPINT是电平敏感,并可能导致多个中断
当保持低电平。
I
I
模拟输入到ADC
TYPE
RESET
州
描述
模拟数字转换器(ADC)的输入量
ADCIN00
ADCIN01
ADCIN02
ADCIN03
ADCIN04
ADCIN05
ADCIN06
ADCIN07
VCCA
VSSA
VREFHI
VREFLO
T1CMP/T1PWM/IOPB4
T2CMP/T2PWM/IOPB5
TDIR/IOPB6
TCLKIN/IOPB7
CAP1/QEP0/IOPA3
CAP2/QEP1/IOPA4
CAP3/IOPA5
PWM1/IOPA6
PWM2/IOPA7
PWM3/IOPB0
PWM4/IOPB1
PWM5/IOPB2
PWM6/IOPB3
14
21
13
16
17
12
11
56
57
8
7
6
64
63
62
61
60
59
20
23
24
19
18
67
68
15
14
13
7
6
5
4
3
2
I / O / Z
I / O / Z
I / O
I / O
I / O
I / O
I / O
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
事件管理
PDPINT
58
1
I
I
I =输入, O =输出, Z =高阻抗
复位状态指示销在复位的状态。如果引脚作为输入,通过I所示,其状态是由用户设计来确定。如果引脚
一个输出,指示其在复位电平。
注意:
粗体,斜体引脚名
表示在复位后引脚功能。
图例:
↑
- 内部上拉
↓
- 内部下拉
(典型的有源上拉/下拉值是150
A.)
邮政信箱1443
休斯敦,得克萨斯州77251-1443
15