
PIC16C717/770/771
2.2.2.2
OPTION_REG注册
注意:
要实现1:1的预分频器分配给
TMR0寄存器,预分频器分配给
看门狗定时器。
OPTION_REG寄存器是可读写的
寄存器,有各种控制位,用来配置
在TMR0预分频器/ WDT后分频器(可单独分配
也称为预分频器能寄存器) ,外部
INT中断, TMR0和PORTB弱上拉。
寄存器2-2 :
OPTION寄存器( OPTION_REG : 81H , 181h )
R/W-1
RBPU
第7位
R/W-1
INTEDG
R/W-1
T0CS
R/W-1
T0SE
R/W-1
PSA
R/W-1
PS2
R/W-1
PS1
R/W-1
PS0
位0
第7位
RBPU :
PORTB上拉使能位
(1)
1
= PORTB弱上拉被禁止
0
= PORTB弱上拉由WPUB寄存器使能
INTEDG :
中断边沿选择位
1
=中断RB0的上升沿/ INT引脚
0
=中断RB0的下降沿/ INT引脚
T0CS :
TMR0时钟源选择位
1
=过渡在RA4 / T0CKI引脚
0
=内部指令周期时钟( CLKOUT )
T0SE :
TMR0时钟源边沿选择位
1
=增量高到低在RA4 / T0CKI引脚
0
=增量低到高在RA4 / T0CKI引脚
PSA :
预分频器分配位
1
=预分频器分配给WDT
0
=预分频器分配给Timer0模块
PS<2 : 0> :
预分频比选择位
位值
000
001
010
011
100
101
110
111
TMR0率
1:2
1:4
1:8
1 : 16
1 : 32
1 : 64
1 : 128
1 : 256
WDT率
1:1
1:2
1:4
1:8
1 : 16
1 : 32
1 : 64
1 : 128
第6位
第5位
4位
第3位
2-0位
注1 :
在RB引脚单独弱上拉,可以使从弱上拉/禁用
PORTB寄存器( WPUB ) 。
图例:
R =可读位
- n =上电复位值
W =可写位
' 1 ' =置
U =未实现位,读为'0'
' 0 ' =清零
X =未知
1999年至2013年Microchip的科技公司
DS41120C第15页