
ATLV
FPGA和EPLD转换
Atmel公司已成功转换现有的FPGA / EPLD
来自大部分主要供应商的设计公司(Xilinx , Actel公司, Altera公司,
AMD &爱特梅尔)到我们的门阵列。该设计可以是
速度或功率消耗优化的,被修改为
添加逻辑或存储或复制的引脚对引脚相容
IBLE ,插入式替换。爱特梅尔经常结合
几个设备到一个单一的门阵列。
在晶体管级,并通过测试验证
就制造测试的阵列。为ATLV的符号
单元库是兼容Atmel的ATL ( 1.0
3.3
和5.0 V)和ATL80 ( 0.8
3.3和5.0 V ),单元库。
现有的设计可以很容易地迁移到ATLV
系列。表征已经执行过
商业的温度和1.0 3.0伏,以确保
,仿真准确地预测性能
的成品。爱特梅尔不断扩大
用软硬兼施的ATLV系列单元库
宏。请与您的销售代表最
最近增加。
ATLV系列单元库
Atmel的ATLV系列门阵列使用的细胞来自
精确建模和高度灵活的图书馆。小区
库包含超过120个硬连接数据路径元素
并通过广泛的SPICE建模特点
细胞指南
缓冲器和逆变器
1个缓冲区
2个缓冲
2个缓冲区启用
2个缓冲器,具有使能低
3倍缓冲
4倍缓冲
8X缓冲区
12X缓冲液
16X缓冲液
延迟缓冲器2.0纳秒
延迟缓冲器3.5纳秒
延迟缓冲器8.0纳秒
AND,NAND , OR,NOR门
2输入的与
3输入与
4输入与
5输入与
2输入NAND
双2输入与非
3输入与非
4输入与非
5输入与非
6输入与非
8输入与非
多路复用器
2 : 1 MUX
反转2 : 1 MUX的W / O缓冲输入
反转2 : 1 MUX的W / O缓冲输入
2 : 1多路复用器具有使能低
四路2 : 1多路复用器与启用
四路2 : 1 MUX
反转3 : 1 MUX的W / O缓冲输入
反转3 : 1 MUX的W / O缓冲输入
4 : 1 MUX
4 : 1 MUX的W / O缓冲输入
4 : 1 MUX的W / O缓冲输入
8 : 1多路复用器
8 : 1 MUX带使能低
2输入或非
双路2输入或非
3输入NOR
4输入或非
5输入或非
8输入或非
2输入或
3输入或
4输入或
1个逆变器
双1X逆变器
四1X逆变器
四路三态反相器
2个逆变器
双变频器2倍
2个三态反相器
3X逆变器
4X变频器
8X变频器
10X变频器
3