
NB3N511
3.3V / 5.0V 14 MHz至
200 MHz的PLL时钟
倍增器
描述
该NB3N511是一个时钟乘法器,将产生的九分之一
输入频率通过两个3级可选输出倍数
选择输入( S0 , S1) 。它接受一个标准的基本模式晶体
或外部参考时钟信号。锁相回路(PLL)的
设计技术被用来产生一个低抖动, TTL电平的时钟
输出高达200 MHz具有50 %的占空比。输出使能( OE )
销被设置,并且当置位为低时,时钟输出进入
三态(高阻) 。该NB3N511在常用
电子系统作为一个成本高效的替代晶体
振荡器
特点
http://onsemi.com
标记图
8
1
SOIC8
后缀
CASE 751
3N511
A
L
Y
W
G
8
3N511
ALYWG
G
1
时钟输出频率高达200 MHz
输入频率九个可选择乘
经营范围: V
DD
= 3.3 V
±10%
或5.0 V
±5%
25 ps的一个西格玛( RMS)低抖动输出
零PPM时钟倍频错误
45%
55 %输出占空比
TTL / CMOS输出为25 mA TTL电平驱动器
5水晶基准电压输入范围
32兆赫
1输入时钟频率范围
50兆赫
OE ,与三态输出输出使能
8引脚SOIC
工业温度范围
40°C
至+ 85°C
这些无铅器件
V
DD
X1/ICLK
晶体或
时钟
C
LX2
C
LX1
X2
水晶
振荡器
倍增器
SELECT
÷
M
S1 S0
GND
÷
P
相
探测器
=具体设备守则
=大会地点
=晶圆地段
=年
=工作周
= Pb-Free包装
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第5页上。
收费
泵
VCO
TTL /
CMOS
产量
CLKOUT
反馈
OE
图1. NB3N511逻辑图
半导体元件工业有限责任公司, 2012
, 2012年5月
第3版
1
出版订单号:
NB3N511/D