添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第807页 > L6474PDTR > L6474PDTR PDF资料 > L6474PDTR PDF资料1第18页
功能说明
L6474
6
6.1
功能说明
器件上电
在上电时结束,该装置的状态如下:
寄存器被设置为默认
内部逻辑由内部振荡器驱动和2MHz时钟由设置
OSCOUT针
桥梁被禁用(高阻)
状态寄存器UVLO位被拉低(故障状态)
FLAG输出被拉低。
在上电期间设备处于复位(所有的逻辑IO在禁用高功率和桥梁
阻抗状态),直到满足下列条件:
V
S
大于V
SthOn
V
REG
大于V
REGth
= 2.8 V(典型)
内部振荡器工作。
6.2
逻辑I / O
引脚CS , CK , SDI , STCK , DIR和STBY \\ RST为TTL / CMOS 3.3 V - 5 V逻辑兼容
输入。
SDO引脚是一个TTL / CMOS兼容的逻辑输出。 VDD引脚的电压设定逻辑输出引脚
电压范围;当它连接到VREG或3.3V的外部电源电压时,输出为
3.3 V兼容。当VDD连接到一个5 V电源电压, SDO为5 V兼容。
VDD内部没有连接到V
REG
时,总是需要一个外部的连接。
一个10μF电容应连接到VDD引脚,以获得正确的操作。
FLAG引脚和SYNC为开漏输出。
6.3
电荷泵
为了确保正确的驾驶高端集成MOSFET的,不是电压高
电动机电源电压需要被施加到VBOOT销。高边栅极
驱动器电源电压VBOOT通过一个振荡器和几个外部获得
组件实现一个电荷泵(见
图5)。
18/51
文档ID 022529第2版

深圳市碧威特网络技术有限公司