
16 bit 模数½换器
0
1
1
1
0
1
设½寄存器
测试寄存器
数据寄存器
8½
8½
16 ½
TM7715
读/写
读/ 写选择。
这个½选择下次操½是对选定的寄存器读还是写。 0”
“ 表示下次操½是写, 1 “表
“
示下次操½是读。
STBY
等待模式。此½上写 “1”
,则处于等待或掉电模式。在这种模式下,器件消耗的电源电流仅
为 10 μ A。在等待模式时,器件将保持它的校准系数和控制字信息。写 “0”
,器件处于正常工½模式。
G1-G0 增益选择½。这些½负责片上的 PGA 的增益设½,如表 7。
表7 TM7715的增益选择
G1
0
0
1
1
G0
0
1
0
1
增益设½
1
2
32
128
十三、设½寄存器 (RS1、RS0 = 0、1)
;上电/复½状态:28Hex
设½寄存器是一个 8 ½寄存器,它既可以读数据又可将数据写入。表 9 为设½寄存器各½的说明。
表 9 设½寄存器的½
MD1(0)
MD1
0
MD0(0)
MD0
0
CLK(1)
FS1(0)
FS0(1)
工
½
B/U(0)
模
式
BUF(0)
FSYNC(0)
正常模式,在这种模式下,½换器进行正常的模数½换
自校准。这是一步校准,完成此任务后,返回正常模式,即MD1和MD0皆
为 0。开始校准时 DRDY 输出脚或 DRDY ½为高电平,自校准后又回到½电
平,这时,在数据寄存器产生一个新的有效字。零标度校准是在输入端内部短
路 (零输入 )和选定的增益下完成的;满标度校准是在选定的增益下及内部
产生的 V
REF
/选定增益条件下完成的
零标度系统校准。½这个校准序列时,模拟输入端上的输入电压在选定的增
益下完成校准。在校准期间,输入电压应保持稳定。开始校准时DRDY输出
或 DRDY ½为高电平,零标度系统校准完成后又回到½电平,这时,在数据
寄存器上产生一个新的有效字。校准结束时,器件回到正常模式,即MD1和
MD0皆为0
满标度系统校准:½这个校准序列时,模拟输入端上的输入电压在选定的增益
下完成校准。在校准期间,输入电压应保持稳定。开始校准时DRDY输出或
DRDY ½为高电平,满标度系统校准完成后又回到½电平,这时,在数据寄
存器上产生一个新的有效字。校准结束时,器件回到正常模式,即MD1和
MD0皆为0
0
1
1
0
1
1
CLK 时钟½。CLK ½应根据 TM7715 的工½频率而设½。如果½换器的主时钟频率为 2.4576MHz,
泰坦微电子
V1.1
16
www.titanmec.com