
MP7651
地址总线
A0到A23
AS
CS
地址
解码器
4
VMA
MC68000
CLK
VPA
1/4 7HC125
VDS
DB0
从系统复位
DB0 TO DB15
16
16
SDI
LD
CS0P到CS3P
MP7651
RST
数据总线
图5. MC68000接口(简体图)
A0至A15
16
3
16
地址总线
E1
A0至A2
MC6800
02
读/写
E3
E2
74LS138
地址
解码器
8
4
DB0到DB7
8
数据总线
LD
DB7
SDI
CLK CS0P到CS3P
MP7651
RST
从系统复位
注意事项:
1.执行连续的内存写入指令,而写入操作之间的数据,从而
每次写介绍了下位
2.串行数据加载由该断言解码存储器写的CLK脉冲触发
位置2000年, R / W ,和02 ,在写地址的输入移位寄存器4000的数据传输
DAC寄存器。
图6. MC6800接口(简体图)
修订版2.00
9