位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第97页 > ADUC846BS62-5 > ADUC846BS62-5 PDF资料 > ADUC846BS62-5 PDF资料1第10页

初步的技术数据
ADuC846
引脚号:
52-MQFP
16-19
22-25
引脚号:
56-CSP
18-21
24-27
针
助记符
P3.0
P3.7
I / O
P3.0 - P3.7是双向端口引脚的内部上拉电阻。端口3
有写信给他们1秒引脚拉高由内部上拉
电阻器,并且在该状态下可以作为输入。作为输入使用时, P3口是
因为拉的内部上拉外部时将输出电流
电阻器。当驱动一个0到1的输出转换,强大的上拉是活动的
指令周期的两个核心时钟周期。
P3口还具备下述各种辅助功能。
接收数据的UART串行端口
发送数据的UART串行端口
外部中断0 ,该引脚也可以用作栅极的控制输入,以
Timer0.
外部中断1 ,该引脚也可以用作栅极的控制输入,以
Timer1.
定时器/计数器0外部输入
如果PWM使能,外部时钟可以被输入在这个引脚。
定时器/计数器1外部输入
外部数据存储器写选通。从锁存端口0的数据字节到
外部数据存储器。
外部数据存储器读选通。从外部数据使数据
存储器端口0 。
数字电源电压
数字地。
对于无论是I串行接口的时钟
2
C或SPI接口。作为输入,该引脚
是一个施密特触发器输入,内部弱上拉会出现在这个引脚
除非它输出逻辑低。该引脚也可以直接控制
软件作为数字输出引脚。
串行数据I / O的我
2
C接口或主机输出/从机输入的SPI
界面。弱内部上拉出现该引脚上,除非它被输出
逻辑低。该引脚也可以直接控制软件作为数字
输出引脚。
端口2是一个具有内部上拉电阻的双向端口。端口2引脚
曾写信给他们1秒被拉高由内部上拉电阻,并在
这种状态可以作为输入。作为输入使用时, P2口被外部拉
低时将输出由于内部上拉电阻的电流。
端口2时,从外部取发出的高位地址字节
期间访问程序存储器和中高位地址字节
24位外部数据存储器空间中。
输入到晶体振荡器的反相器。
输出从所述晶体振荡器的反相器。 (请参阅“硬件设计
注意事项“的说明)
外部访问允许,逻辑输入。当高举,此输入使
设备来从内部程序存储器代码0000h到
F7FFH 。当保持低电平此输入使该器件能够获取所有的指令
从外部程序存储器。以确定执行代码的模式,
即,内部或外部,所述
EA
引脚进行采样,在外部的结束
复位断言或者作为设备电源周期的一部分。
EA
也可以被用作一个外部仿真I / O引脚,因此
该引脚电压等级不得在正常模式下操作而改变
它可能会导致一个仿真中断,将停止执行代码。
类型*
描述
16
17
18
19
22
23
24
25
20, 34, 48
21, 35, 47
26
18
19
20
21
24
25
26
27
22, 36, 51
23, 37, 50
28
P3.0/RXD
P3.1/TXD
P3.2/INT0
P3.3/INT1
P3.4/T0/PWMCLK
P3.5/T1
P3.6/WR
P3.7/RD
DVDD
DGND
SCLOCK
S
S
I / O
27
29
MOSI / SDATA
I / O
28
36
31
39
30
38
32
42
P2.0
P2.7
I / O
32
33
40
34
35
43
XTAL1
XTAL2
EA
I
O
-10-
REV 。 A蛋白